找回密码
 注册
关于网站域名变更的通知
查看: 4602|回复: 36
打印 上一主题 下一主题

求助,大家帮我看看这个图(allegro16.3)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-2-16 23:53 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请各位精通allegro16.3的朋友帮小弟解答一下,这个错误该如何修改,还有最好给我介绍一下使用allegro该如何分割电源平面,就像图中所示,我想实现将一个电源平面分成1.2和1.4V两部分区域,但是不适合使用anti-etch,请大家给出一种解决方法,第一次使用allegro正式画一个8层板,在这里诚心感谢大家的指导!

截图00.png (14.76 KB, 下载次数: 0)

DRC错误提示K S和K P

DRC错误提示K S和K P

截图01.png (9.74 KB, 下载次数: 0)

DRC错误提示S S

DRC错误提示S S

截图02.png (39.7 KB, 下载次数: 0)

电源平面分割

电源平面分割

该用户从未签到

2#
发表于 2012-2-16 23:56 | 只看该作者
为什么不适合anti——etch?要知道错误的类型,把鼠标放到drc标号上就会显示出来了

该用户从未签到

3#
 楼主| 发表于 2012-2-17 00:00 | 只看该作者
本来我设的电源层为负片,应该用anti-etch来分,但是就如图一所示,我要将整个电源平面的中间一个小区域设为D1.2V(图中深紫色的),外边的绿色的区域为D1.4V的,用anti-etch分割的话,起点和终点都要在route-keepin之外,也就是两部分是完全分离的,和我这种情况不一样啊,请您再帮我解答一下,谢谢

该用户从未签到

4#
发表于 2012-2-17 08:19 | 只看该作者
mm201 发表于 2012-2-17 00:00
2 [, G/ I* l& J+ ]  ?' `8 r" P本来我设的电源层为负片,应该用anti-etch来分,但是就如图一所示,我要将整个电源平面的中间一个小区域设为 ...

, a, @. [$ A! ], Z% l+ zanti_etch不用到rout keep in,在内部围成一个圈即可,rout keep in是用来设定铜皮边框的!

该用户从未签到

5#
发表于 2012-2-17 09:06 | 只看该作者
如果那樣請佈要用負片方式要用動態銅正片方式鋪而且你的shpe 設定shape/rect (drc)要設10mil以上否則會黏在一起
( P- v2 e% H) X9 e

该用户从未签到

6#
 楼主| 发表于 2012-2-17 10:43 | 只看该作者
rx_78gp02a 发表于 2012-2-17 08:19
: L0 I  |' O1 H- }anti_etch不用到rout keep in,在内部围成一个圈即可,rout keep in是用来设定铜皮边框的!
! a$ G1 X, x0 o% j6 |- ?
非常感谢版主的解答,我再按照你说的试试啊!

该用户从未签到

7#
 楼主| 发表于 2012-2-17 10:45 | 只看该作者
sherrycheng 发表于 2012-2-17 09:06 ! F- c' U) N0 O
如果那樣請佈要用負片方式要用動態銅正片方式鋪而且你的shpe 設定shape/rect (drc)要設10mil以上否則會黏在 ...

* ?/ a& w" s" {# m3 {谢谢,我传 的那个图片是错误 的,内部电源层我想用负片来做,但是图中 的DRC错误我不知道该怎么解决?

该用户从未签到

8#
发表于 2012-2-17 14:05 | 只看该作者
目前为止,为了方便不出错电源层我都是用的正片,用anti-etch来分割的 只要区域闭合就行  感觉很方便啊

该用户从未签到

9#
发表于 2012-2-17 14:14 | 只看该作者
对啊,就是怎么用负片做分割?我一直使用正片的,害怕出错!
  • TA的每日心情
    郁闷
    2023-12-19 15:32
  • 签到天数: 230 天

    [LV.7]常住居民III

    10#
    发表于 2012-2-17 14:27 | 只看该作者
    report DRC看看是啥错误,再去解

    该用户从未签到

    11#
     楼主| 发表于 2012-2-17 14:51 | 只看该作者
    WZS_PCB 发表于 2012-2-17 14:27 ; s' Y: u% k5 C4 M7 K. N
    report DRC看看是啥错误,再去解

    & a# g# _0 n- {) h4 N错误是这样描述的,请您帮我看看,我的铜皮也是在route-keepin之内10mil开始的啊,为什么还是报这个错啊?解决了半天还是没有 弄明白啊,请您指导

    截图03.png (17.81 KB, 下载次数: 0)

    截图03.png

    该用户从未签到

    12#
    发表于 2012-2-17 17:43 | 只看该作者
    那是因为你的mounting hole 的routing keep out 引起的 你可以在状态显示里面把 那个按钮开了就可以看到为什么有DRC了

    该用户从未签到

    13#
     楼主| 发表于 2012-2-17 22:02 | 只看该作者
    brady_lu 发表于 2012-2-17 17:43 8 d$ A' K# f( a0 e1 f- z0 _
    那是因为你的mounting hole 的routing keep out 引起的 你可以在状态显示里面把 那个按钮开了就可以看到为什 ...

    9 t# h' a( G" M5 P2 D1 R" J您好,那个DRC问题我还是解决不了,您具体指导一下吗?我在display中找到了route-keeppout,但是我没有找到您说的那个mounting hole,您能具体指导一下吗?谢谢

    截图00.png (53.6 KB, 下载次数: 0)

    截图00.png

    截图01.png (11.93 KB, 下载次数: 0)

    DRC错误

    DRC错误

    该用户从未签到

    14#
     楼主| 发表于 2012-2-17 23:01 | 只看该作者
    rx_78gp02a 发表于 2012-2-16 23:56 * c( d, K- e3 h& k
    为什么不适合anti——etch?要知道错误的类型,把鼠标放到drc标号上就会显示出来了
      f: r, X$ J. \
    版主您好,请您帮我看一下拿几个DRC该如何消除掉,这个是我的brd文件,谢谢

    Zz1.rar

    709.1 KB, 下载次数: 79, 下载积分: 威望 -5

    该用户从未签到

    15#
    发表于 2012-2-17 23:50 | 只看该作者
    本帖最后由 rx_78gp02a 于 2012-2-17 23:58 编辑 0 {) Q- c! v" I; N
    mm201 发表于 2012-2-17 23:01 " d" _4 l$ T7 {
    版主您好,请您帮我看一下拿几个DRC该如何消除掉,这个是我的brd文件,谢谢
    ) o" U$ Z1 O' S0 \$ n

    6 \6 D6 u$ e+ L. K# a, J你的gnd1为负片而且使用了静态铜皮(负片也有正负分的),因为静态无法自动避让,而你的安装孔有rout keep out,铜皮正好压倒了rout keep out上,看看你的vcc1层,使用的是动态铜皮(负片),安装孔那自动避让了所以该层没有出现drc1 i& b  E# @& k  S/ Q0 n0 a
    . l2 N2 f* B5 X) g- F7 \# Y
    建议把内层的铜皮全部设置成动态的,已经使用了负片,动态避让会很快的(通孔类焊盘避让使用了flash焊盘已经减少了很多运算量)
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-1 02:41 , Processed in 0.125000 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表