找回密码
 注册
关于网站域名变更的通知
查看: 389|回复: 4
打印 上一主题 下一主题

关于差分线的等长补偿,能解释一下吗

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-12-29 10:09 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
关于差分线的等长补偿,您为何就直接建议在驱动器端补偿呢?能解释一下吗?EricBogatin 的书中也只是给出结论,但无解释。
2 @8 l; w8 _9 s& I

该用户从未签到

2#
发表于 2022-12-29 10:48 | 只看该作者
理想的是实时等长,谁说的驱动端补偿?哪里短了哪里补

该用户从未签到

3#
发表于 2022-12-29 11:26 | 只看该作者
驱动端有些芯片有调整功能,PCB 线设计好不容易改了,接受端直接输入,一般都没有时延调整的功能。

该用户从未签到

4#
发表于 2022-12-29 13:08 | 只看该作者
一般大于5Gbps的高速差分信号对干扰和抖动等都很敏感,因此在设计高速差分信号线布线时,应尽量选用性能良好的微带线和带状线,在整个信号通路上保持一致的阻抗特性。对差分信号线进行布线之前,必须定义好层叠结构,以使走线能够保证严格的阻抗匹配。

该用户从未签到

5#
发表于 2022-12-29 14:16 | 只看该作者
传输的差分线信号频率很高,两根差分信号必须在长度上尽量匹配,长度失配会产生共模噪声和辐射,严重的失配还会产生抖动(Jitter)和不可预测的时序问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-24 17:33 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表