找回密码
 注册
关于网站域名变更的通知
查看: 1088|回复: 1
打印 上一主题 下一主题

【求教】原理图中修改net名字后,再更新到PCB中

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-3-16 19:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 eternalrage 于 2012-3-16 21:48 编辑
* K: f; R5 u5 Z2 C, Y- C4 P$ g0 J3 D; u1 N
    完全新手,求教...画板过程中碰到了一个问题,假如说原理图、PCB都完成了。这个时候我在原理图orcad Capture中把地网络名从GND改成DGND,然后生成网表更新到PCB中去。这个时候发现PCB中所有这个电气网络的Pin脚的net名确实变成DGND了,但是所有这个电气网络的走线和过孔的net属性全部变成空白了(has no net)。1 _8 C: J: V/ {' o5 e
    也就是说,我在原题图中改掉某个net的名字后,更新到PCB中,这个时候以前这个net布好过的线好像就全部“失效”了,那些走线的net属性变成了空白。这个时候DRC检测就自然出错了。  cadence是会这样样子吗?我想知道是我自己操作出了问题,还是软件本身就是这样? 如果这样了有什么补救措施么?我现在面临的是要把这些线再去拉一遍,,而原因只是因为在原理图中改了一下名字而已...?   
+ ^9 D% \: L0 X    感谢各位不吝赐教..~!

该用户从未签到

2#
发表于 2012-3-18 17:02 | 只看该作者
是这样子的,那么你首先把gnd的平面全部重新赋网络dgnd,那样gnd的孔就变成dgnd的孔了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-3 00:16 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表