找回密码
 注册
关于网站域名变更的通知
查看: 2067|回复: 15
打印 上一主题 下一主题

叠层问题,请指教!!!!!!!!!!!!!!!!!!!!!!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-3-27 15:25 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
叠层需求是3个高速层 ,2个PWR PLANE。请问,下面叠层是否合适呀? 具体参数后续调整,目前先确定下面这个叠层有啥缺点没,适合制作不。   S+ ~9 w6 m1 n
先谢谢大侠们了 ~~
% X% `3 l! q1 R9 MTOP! q. ?! t; C% P4 K' M+ J
L2_GND& B- [6 c5 `: M% ^0 N! a4 A
L3- ^3 T) ?7 M8 p7 D; [
L4_GND6 q+ A/ A1 I& p# C
L5
+ g* I9 i  W) }$ r& YL6_PWR; k8 v2 u; S; w- i2 m4 k! `- ]1 {
L7_PWR& M/ S( C  r. I. w" \: g
L8
, q; G( T" ?% b! PL9_GND
" a# H% |6 S2 r; B' i, c9 TBOTTOM

点评

10层太浪费了。 高速线对GND 层电源层 参考来计算阻抗匹配,的所谓叠层结构,关键就是每一层高速线靠近的参考层 之间的距离控制,在距离一丁点条件下根据阻抗设置线宽间距  发表于 2012-6-8 03:15

该用户从未签到

2#
发表于 2012-3-27 15:33 | 只看该作者
sgspsspsgs2 q  T3 ^! o+ D
sgsspgssps8 ~. M  m$ f# q5 {  s% |
sgspsgpsgs
, d* R; i7 _) f( Z9 k# Q$ H. w9 Kssgpsspgss  ]. p; w0 b  |: O* I

该用户从未签到

3#
 楼主| 发表于 2012-3-27 15:35 | 只看该作者
... 求高手出现~

该用户从未签到

4#
发表于 2012-3-27 16:33 | 只看该作者
我还没搞过10层板呢

该用户从未签到

5#
发表于 2012-3-27 16:40 | 只看该作者

该用户从未签到

6#
发表于 2012-3-27 16:41 | 只看该作者
这是别人的例子

该用户从未签到

7#
 楼主| 发表于 2012-3-27 16:48 | 只看该作者
eins_0 发表于 2012-3-27 15:33 9 [  O% ]8 O+ [* _
sgspsspsgs3 Y, G* l' t9 Q( H2 ~+ `  D
sgsspgssps
1 M0 x' T* y$ M, R1 q9 vsgspsgpsgs
9 s% U, G( q5 k; i
谢谢~~{:soso_e113:}

该用户从未签到

8#
 楼主| 发表于 2012-3-27 16:49 | 只看该作者
nekita92 发表于 2012-3-27 16:41
1 ~! w- o7 E+ B% @这是别人的例子
, O: M  o7 y& z0 O$ c- ^0 O& o
嗯,对称的叠构比较好弄,还是谢谢啦~{:soso_e181:}

该用户从未签到

9#
发表于 2012-3-28 13:47 | 只看该作者
TOP' w8 K0 S2 N4 h
GND
& D; I( _8 z- E$ r4 G2 m8 o# c* g6 pL3
3 j( u: S8 C2 x: ?% X3 zL4
* s. c1 W1 `' O1 z# J: D# zGND$ [: D# b6 D; g4 n6 L
POWER
% N& I  a9 M4 Z  A/ V9 ^L7+ f7 j  u2 p% n% j+ o( g) I; Z
L8
. o* }1 ]8 ~2 R" s$ K8 tGND
9 j1 r  Z0 h' F: E4 {. OBOTTOM: }7 \" ^' Q) h4 |& y, j' \
L7不要走高速就可以

该用户从未签到

10#
 楼主| 发表于 2012-4-2 12:17 | 只看该作者
qinchenxiaoxiao 发表于 2012-3-28 13:47 9 K4 ^3 p+ j, H* L
TOP
8 D) ], s8 \, x! IGND3 g6 U+ f+ [; l: b8 x0 P3 D9 J
L3

4 E6 R' j! ~1 b  w谢谢你的回复,
' t2 b' a1 k# v2 e! f" A+ N6 k" C5 G0 e& D' }
不过我这边需要2个pwr plane 哦  ,呵呵。

该用户从未签到

11#
发表于 2012-4-11 18:27 | 只看该作者
两个power层怎么可以放在一起,晕

该用户从未签到

12#
发表于 2012-6-7 11:13 | 只看该作者

& {7 R  R9 S& Z- Q* U1 O4 X( ^请高手多指教,学习了
  • TA的每日心情
    郁闷
    2023-12-19 15:32
  • 签到天数: 230 天

    [LV.7]常住居民III

    13#
    发表于 2012-6-8 10:34 | 只看该作者
    本帖最后由 WZS_PCB 于 2012-6-8 10:36 编辑
    4 _9 D- L" B% O5 P- L. X6 X
    7 r- ~# P1 b7 b) s  B6 {结构最好对称,可以5,6层做power,这样用一个1盎司铜箔的core增强载流。sgssppgsgs或者sgsgppssgs

    该用户从未签到

    14#
    发表于 2012-6-8 22:12 | 只看该作者
    网上有关于PCB厂家推荐的叠层结构的文章,可以去找找
  • TA的每日心情
    开心
    2025-8-12 15:02
  • 签到天数: 448 天

    [LV.9]以坛为家II

    15#
    发表于 2012-6-9 17:37 | 只看该作者
    像你那个叠构应该没问题啊!走线层都是高速!L5与L8如果有DDR的线最好在power也做上参考的GND
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-23 23:38 , Processed in 0.125000 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表