找回密码
 注册
关于网站域名变更的通知
查看: 2113|回复: 15
打印 上一主题 下一主题

叠层问题,请指教!!!!!!!!!!!!!!!!!!!!!!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-3-27 15:25 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
叠层需求是3个高速层 ,2个PWR PLANE。请问,下面叠层是否合适呀? 具体参数后续调整,目前先确定下面这个叠层有啥缺点没,适合制作不。
# \, O6 Q: I+ `+ o9 t. F先谢谢大侠们了 ~~
3 g! Y8 R5 T: C4 }$ nTOP
* J- \& F1 [5 S. dL2_GND2 i. ~) ?' l5 [5 b  C* a5 J0 N
L3
# q- {, C) M" v  d% n) vL4_GND
7 F4 x- ^! N; \5 ^L5
" u( t$ d1 R9 B& A% t- E  kL6_PWR
# x! }) x% j9 V$ qL7_PWR
) E0 n* Y/ Z# g. L! u2 TL8
0 n( e0 U# ^7 r& X# ^L9_GND
2 W, o& y- m9 j1 H  V  wBOTTOM

点评

10层太浪费了。 高速线对GND 层电源层 参考来计算阻抗匹配,的所谓叠层结构,关键就是每一层高速线靠近的参考层 之间的距离控制,在距离一丁点条件下根据阻抗设置线宽间距  发表于 2012-6-8 03:15

该用户从未签到

2#
发表于 2012-3-27 15:33 | 只看该作者
sgspsspsgs
- u& K: F7 ?% R: L! K& Ksgsspgssps
3 ?9 ]2 G' I6 k+ ysgspsgpsgs* H, B% v4 z1 v+ O+ P. A% W
ssgpsspgss
) D' g/ F1 ], u2 C; Z' L4 x" Z0 N

该用户从未签到

3#
 楼主| 发表于 2012-3-27 15:35 | 只看该作者
... 求高手出现~

该用户从未签到

4#
发表于 2012-3-27 16:33 | 只看该作者
我还没搞过10层板呢

该用户从未签到

5#
发表于 2012-3-27 16:40 | 只看该作者

该用户从未签到

6#
发表于 2012-3-27 16:41 | 只看该作者
这是别人的例子

该用户从未签到

7#
 楼主| 发表于 2012-3-27 16:48 | 只看该作者
eins_0 发表于 2012-3-27 15:33 5 T$ ~$ G6 n, d
sgspsspsgs8 q+ I' g  \: A  n5 C5 u
sgsspgssps' o  X+ @3 O- ^
sgspsgpsgs

& Z9 z* f; W" ^4 K5 t 谢谢~~{:soso_e113:}

该用户从未签到

8#
 楼主| 发表于 2012-3-27 16:49 | 只看该作者
nekita92 发表于 2012-3-27 16:41
$ Z2 H" A* N* D这是别人的例子

& G" L" t, M" J6 ?3 S) _ 嗯,对称的叠构比较好弄,还是谢谢啦~{:soso_e181:}

该用户从未签到

9#
发表于 2012-3-28 13:47 | 只看该作者
TOP
/ H* b1 p3 x9 q+ X# cGND! r0 o, n% C) ~3 K
L37 |  g$ n+ {% {$ R' |0 _
L4: y3 @) v, `+ J' {# ~8 x6 J: j! m
GND1 [6 W; V# Z9 n) q  I# B
POWER6 V# t+ i( A! S6 ?8 n
L7
: C* L( O4 K$ O$ H5 K, T, Q5 tL8
  Y* n, U4 h- mGND
8 ]. z+ L6 l0 x% x6 SBOTTOM, f. ?% X  o) u* x2 K/ r! R
L7不要走高速就可以

该用户从未签到

10#
 楼主| 发表于 2012-4-2 12:17 | 只看该作者
qinchenxiaoxiao 发表于 2012-3-28 13:47 ) Q) X5 {! Q  a* ?, H
TOP5 a6 C2 r1 W- @+ ~" |* S) Q
GND
) v( r+ W' Y6 g+ c5 {L3
# J3 }1 O) R$ g0 X  v+ h) [/ ^
谢谢你的回复, 6 Y5 H7 N$ i' n) e. u
6 T* W3 m  d9 ?' d1 V
不过我这边需要2个pwr plane 哦  ,呵呵。

该用户从未签到

11#
发表于 2012-4-11 18:27 | 只看该作者
两个power层怎么可以放在一起,晕

该用户从未签到

12#
发表于 2012-6-7 11:13 | 只看该作者

2 |4 t7 p7 g3 V6 ~$ Z. ]! W& s$ o请高手多指教,学习了
  • TA的每日心情
    郁闷
    2023-12-19 15:32
  • 签到天数: 230 天

    [LV.7]常住居民III

    13#
    发表于 2012-6-8 10:34 | 只看该作者
    本帖最后由 WZS_PCB 于 2012-6-8 10:36 编辑 - P2 R  A7 y) O0 \" h' V. ^* |
    5 S; c9 ^* q$ f  F* [0 f* d
    结构最好对称,可以5,6层做power,这样用一个1盎司铜箔的core增强载流。sgssppgsgs或者sgsgppssgs

    该用户从未签到

    14#
    发表于 2012-6-8 22:12 | 只看该作者
    网上有关于PCB厂家推荐的叠层结构的文章,可以去找找
  • TA的每日心情
    开心
    2025-9-28 15:26
  • 签到天数: 454 天

    [LV.9]以坛为家II

    15#
    发表于 2012-6-9 17:37 | 只看该作者
    像你那个叠构应该没问题啊!走线层都是高速!L5与L8如果有DDR的线最好在power也做上参考的GND
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-9 03:26 , Processed in 0.187500 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表