找回密码
 注册
查看: 2032|回复: 15
打印 上一主题 下一主题

叠层问题,请指教!!!!!!!!!!!!!!!!!!!!!!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-3-27 15:25 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
叠层需求是3个高速层 ,2个PWR PLANE。请问,下面叠层是否合适呀? 具体参数后续调整,目前先确定下面这个叠层有啥缺点没,适合制作不。 * V. c. C5 r  n4 f
先谢谢大侠们了 ~~0 G/ M5 [% s5 S) O
TOP0 H1 x% l. o1 X* X& Z% Y
L2_GND
: c( ?2 K( e3 c. o: NL3
; t, ^' y5 O# U5 r% T/ `8 FL4_GND
# N) l% I3 h6 q3 mL5. G7 P7 M9 I( @1 H( b5 y: \
L6_PWR
8 Y3 h; B1 N0 a) q+ B  ZL7_PWR! z' x0 W+ o) W- ~$ M1 u
L89 N! S# g# K" ^. A) }
L9_GND
' |7 ]& r  e  |2 Z. [( _BOTTOM

点评

10层太浪费了。 高速线对GND 层电源层 参考来计算阻抗匹配,的所谓叠层结构,关键就是每一层高速线靠近的参考层 之间的距离控制,在距离一丁点条件下根据阻抗设置线宽间距  发表于 2012-6-8 03:15

该用户从未签到

2#
发表于 2012-3-27 15:33 | 只看该作者
sgspsspsgs
' b& u% D2 H- Q4 tsgsspgssps
6 D# {8 {- G, |+ ^. ksgspsgpsgs8 h8 p& \; C1 Y( I  B
ssgpsspgss
% |( ?% ?6 O0 Y4 c5 g$ D* ], j3 d

该用户从未签到

3#
 楼主| 发表于 2012-3-27 15:35 | 只看该作者
... 求高手出现~

该用户从未签到

4#
发表于 2012-3-27 16:33 | 只看该作者
我还没搞过10层板呢

该用户从未签到

5#
发表于 2012-3-27 16:40 | 只看该作者

该用户从未签到

6#
发表于 2012-3-27 16:41 | 只看该作者
这是别人的例子

该用户从未签到

7#
 楼主| 发表于 2012-3-27 16:48 | 只看该作者
eins_0 发表于 2012-3-27 15:33
+ n6 B) v1 Z9 Tsgspsspsgs  c  r; P( H+ `: t- Q3 Z' Q
sgsspgssps
* U, j) g% u; W  U, f5 Usgspsgpsgs

' R7 P. a: U# k$ i( Z% ] 谢谢~~{:soso_e113:}

该用户从未签到

8#
 楼主| 发表于 2012-3-27 16:49 | 只看该作者
nekita92 发表于 2012-3-27 16:41 3 q8 b" G' r- l: U' P) F0 Y( A
这是别人的例子
% \$ L# c( j% @: s+ X3 @3 ^
嗯,对称的叠构比较好弄,还是谢谢啦~{:soso_e181:}

该用户从未签到

9#
发表于 2012-3-28 13:47 | 只看该作者
TOP6 s& s! p0 m( J8 d  }. M4 h
GND0 g; r' C2 v1 {! z2 Y8 B  ^9 z
L3
: v, K7 v$ \; W/ c2 tL4! O/ t( U4 ~& |) F
GND
) e4 a2 v2 t$ J& C4 mPOWER( r9 {# j& I5 d. n
L7
  c, T1 p$ ^8 X1 F2 _8 i8 M, eL85 @! z" c7 F2 X
GND# l& O& h' w4 `7 z6 V
BOTTOM! V" F+ k2 K: j8 _) y/ f" Z
L7不要走高速就可以

该用户从未签到

10#
 楼主| 发表于 2012-4-2 12:17 | 只看该作者
qinchenxiaoxiao 发表于 2012-3-28 13:47
+ X+ |% g* d* T! d4 @TOP+ P$ ]5 n5 e4 B) ~6 `, I# L
GND. \- _7 S4 K9 ~2 u3 H  m6 t
L3

( d- M: v9 C' {' J1 W9 n6 j谢谢你的回复, 5 ~; }0 {; b# d: T- }6 `5 J

6 J7 ~4 q$ Y# L& m不过我这边需要2个pwr plane 哦  ,呵呵。

该用户从未签到

11#
发表于 2012-4-11 18:27 | 只看该作者
两个power层怎么可以放在一起,晕

该用户从未签到

12#
发表于 2012-6-7 11:13 | 只看该作者
( ^3 Y" n1 g4 i2 {8 F  {/ s
请高手多指教,学习了
  • TA的每日心情
    郁闷
    2023-12-19 15:32
  • 签到天数: 230 天

    [LV.7]常住居民III

    13#
    发表于 2012-6-8 10:34 | 只看该作者
    本帖最后由 WZS_PCB 于 2012-6-8 10:36 编辑
      d8 f* }) @) y7 B
    3 B4 g& B8 q5 e% t6 n结构最好对称,可以5,6层做power,这样用一个1盎司铜箔的core增强载流。sgssppgsgs或者sgsgppssgs

    该用户从未签到

    14#
    发表于 2012-6-8 22:12 | 只看该作者
    网上有关于PCB厂家推荐的叠层结构的文章,可以去找找
  • TA的每日心情
    开心
    2025-5-8 15:14
  • 签到天数: 414 天

    [LV.9]以坛为家II

    15#
    发表于 2012-6-9 17:37 | 只看该作者
    像你那个叠构应该没问题啊!走线层都是高速!L5与L8如果有DDR的线最好在power也做上参考的GND
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-23 21:42 , Processed in 0.109375 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表