TA的每日心情 | 开心 2020-9-1 15:42 |
---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
3 u5 c1 P& [0 C9 u
一般PCB布局需要根据逻辑功能进行分区,包括:(1)高速信号,时钟,时钟driver;(2)(2)内存;(3)中低速信号;(4)视频信号;(5)音频等低频模拟电路;(6)I/O buffer;以及(7) I/O连接器和共模滤波器等;
& }8 [, f' y- J合理的分区布局需要注意以下几点,高速信号和内存不应该位于I/O区域附近。crystal或者高频晶振应该靠近IC放置,并远离电路板的I/O部分。I/O drivers 应位于连接器附近,视布线和低频模拟电路布线应该靠近IO连接器,尽可能不要经过高频数字区域。适当的划分将最小化线长度,提高信号质量,最小化寄生电容,并减少PCB辐射和受扰程度。3 T4 R! j& B( @, B" e' f# w
# `, \, {4 @6 u5 x+ d/ O4 k6 |* h |
|