|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择cadence的设计平台和工具。但是,由于没有protel数据到Cadence数据直接转换工具,长期以来如何将现有的基于Protel平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。1 E" }& \7 X, f
在长期实际的基础上,结合现有工具的特点,提供一种将Protel原理图、PCB转化到Cadence平台上的方法。. I6 W6 z0 h" Y6 @
! x1 o8 H' X( s$ J9 [' f1. 使用的工具* t. f5 U. @) R# j
a) Protel DXP SP2
4 n9 i: v; E5 r( f' ]b) Cadence Design Systems, Inc. Capture CIS. f' `3 ?9 k c4 j5 q0 ^" N9 p
c) Cadence Design Systems, Inc. orcad Layout- b" y% w. h6 T( [9 a
d) Cadence Design Systems, Inc. Layout2allegro% `( u" z* g% M% W
e) Cadence Design Systems, Inc. Allegro' ], a( V* |* O7 c
f) Cadence Design Systems, Inc. Specctra
+ ?0 m7 J% ~! _0 r$ f& N0 o, W3 K! Y1 y
2. Protel 原理图到Cadence Design Systems, Inc. Capture CIS
9 z, D/ k7 u% J7 K在Protel原理图的转化上我们可以利用Protel DXP SP2的新功能来实现。通过这一功能我们可以直接将Protel的原理图转化到Capture CIS中。% O# T& h2 R. Z. I7 X& r& K
这里,我们仅提出几点通过实践总结出来的注意事项。
" l! z0 H5 X4 i! U: f" q- s+ @1 n7 p% P4 B
1) Protel DXP在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。在添加封装信息时要注意保持与Protel PCB设计中的封装一致性,以及Cadence在封装命名上的限制。例如一个电阻,在Protel中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在Protel中为DB9RA/F,将会被改为DB9RAF。因此我们在Capture中给元件添加封装信息时,要考虑到这些命名的改变。
$ a# h, c, Q5 a! N* l; t0 |5 I( ]+ r0 H) x9 z" z; I
2) 一些器件的隐藏管脚或管脚号在转化过程中会丢失,需要在Capture中使用库编辑的方法添加上来。通常易丢失管脚号的器件时电阻电容等离散器件。
3 u3 X- e: \1 E0 G3 k+ r) I4 v+ }8 o
3) 在层次化设计中,模块之间连接的总线需要在Capture中命名。即使在Protel中已经在父设计中对这样的总线命名了,还是要在Capture中重新来过,以确保连接。
8 M$ d1 q" `2 \) Y8 S
9 r4 Z* e: H! t; |% P4) 对于一个封装中有多个部分的器件,要注意修改其位号。例如一个74ls00,在protel中使用其中的两个门,位号为U8A,U8B。这样的信息在转化中会丢失,需要重新添加。
( M$ s" y9 }! d' V3 i基本上注意到上述几点,借助Protel DXP,我们就可以将Protel的原理图转化到Capture中。进一步推广,这也为现有的Protel原理图符号库转化到Capture提供了一个途径。% I" \8 m" D& j+ U2 I
7 ]2 |7 z7 ~/ w2 K e
3. Protel 封装库的转化# n/ C0 r* Z; ?- v
长期使用Protel作PCB设计,我们总会积累一个庞大的经过实践检验的Protel封装库,当设计平台转换时,如何保留这个封装库总是令人头痛。这里,我们将使用Orcad Layout,和免费的Cadence工具Layout2allegro来完成这项工作。' P9 H* e4 L3 F, H t# B
' T1 u; p5 N0 H1) 在Protel中将PCB封装放置到一张空的PCB中,并将这个PCB文件用Protel PCB 2.8 ASCII的格式输出出来;( h2 e' O$ G) S5 g
2) 使用Orcad Layout导入这个Protel PCB 2.8 ASCII文件;, H; v* u7 r2 H8 Q5 v' u
3) 使用Layout2allegro将生成的Layout MAX文件转化为Allegro的BRD文件;
1 Z. p: ~# p3 p7 W/ S8 B, ~4) 接下来,我们使用Allegro的Export功能将封装库,焊盘库输出出来,就完成了Protel封装库到Allegro转化。0 D6 v6 J3 Q$ G% a8 n7 P3 R: H3 E1 v' Q
I/ p8 ^2 _0 `( |4. Protel PCB到Allegro的转化
& t1 G' w9 i) o. L& \! x. C, F& f) N有了前面两步的基础,我们就可以进行Protel PCB到Allegro的转化了。这个转化过程更确切的说是一个设计重现过程,我们将在Allegro中重现Protel PCB的布局和布线。
- X+ b/ c5 d% C5 `- _4 Y+ L2 O; M+ @+ d
1) 将第二步Capture生成的Allegro格式的网表传递到Allegro BRD中,作为我们重现工作的起点;
4 V+ ~& R* P7 p* ~% g I2) 首先,我们要重现器件布局。在Protel中输出Place & Pick文件,这个文件中包含了完整的器件位置,旋转角度和放置层的信息。我们通过简单的手工修改,就可以将它转化为Allegro的Placement文件。在Allegro中导入这个Placement文件,我们就可以得到布局了。
* D9 J8 C! F/ }! v& g3) 布线信息的恢复,要使用Specctra作为桥梁。首先,从Protel中输出包含布线信息的Specctra DSN文件。对于这个DSN文件我们要注意以下2点:
2 w$ C D" o: c, j2 `4) Protel中的层命名与Allegro中有所区别,要注意使用文本编辑器作适当的修改,例如Protel中顶层底层分别为Toplayer和Bottomlayer,而在Allegro中这两层曾称为TOP和BOTTOM;8 P) i8 y" ?! z. X% N) v
5) 注意在Specctra中查看过孔的定义,并添加到Allegro的规则中。在allegro中定义过孔从Specctra中输出布线信息,可以使用session, wires, 和route文件,建议使用route文件,然后将布线信息导入到我们以及重现布局的Allegro PCB中,就完成了我们从Protel PCB到Allegro BRD的转化工作。4 z, h4 c2 Z: ^# \$ r
Protel到Allegro转化的方法
& d4 N# n/ g! c. i( ~( t/ w% e, U4 b% ?4 ^4 [
当今IT产业的发展日新月异,对硬件设备的要求也越来越高,硬件设计师们面临如何设计高速高密度PCB的难题。常言道,工欲善其事,必先利其器,这也是越来越多的设计师放弃低端的PCB设计工具,进而选择Cadence等公司提供的高性能PCB EDA软件的原因。 ) ?5 g P( [$ [0 N
但是这种变革必然会带来这样或那样的问题。由于接触和使用较早等原因,国内的Protel用户为数众多,他们在选择Cadence高速PCB解决方案的同时,都面临着如何将手头的Protel设计移植到Cadence PCB设计软件中的问题。
8 n0 B/ Z0 [# l- f# y# x) i 在这个过程当中碰到的问题大致可分为两种:一是设计不很复杂,设计师只想借助Cadence CCT的强大自动布线功能完成布线工作;二是设计复杂,设计师需要借助信噪分析工具来对设计进行信噪仿真,设置线网的布线拓扑结构等工作。
% D) @7 k" U5 }+ P6 r/ k 对于第一种情况,要做的转化工作比较简单,可以使用Protel或Cadence提供的Protel到CCT的转换工具来完成这一工作。对于第二种情况,要做的工作相对复杂一些,下面将这种转化的方法作一简单的介绍。: j6 D: a( M) X. j6 x
Cadence信噪分析工具的分析对象是Cadence Allegro的brd文件,而Allegro可以读入合乎其要求的第三方网表,Protel输出的Telexis格式的网表满足Allegro对第三方网表的要求,这样就可以将Protel文件注入Allegro。1 G/ T# L+ d% _
这里有两点请读者注意。首先,Allegro第三方网表在$PACKAGE段不允许有“.”;其次,在Protel中,我们用BasName[0:N]的形式表示总线,用BasName[x]表示总线中的一根信号,Allegro第三方网表中总线中的一根信号的表示形式为Bas NameX,读者可以通过直接修改Protel输出的Telexis网表的方法解决这些问题。
; T; P% p1 m0 F" v- d, O, e Allegro在注入第三方网表时还需要每种类型器件的设备描述文件Device.txt文件,它的格式如下:' Z( H% ?( B3 v% z2 j1 N" G
Package: package type6 r3 u5 a2 n, h5 h# e
Class: classtype# K1 i) C7 r$ ? g4 s! E0 n$ l
Pincount: total pinnumber( ?9 U0 Q. _* z d: k
Pinused: ...! c8 s+ o; a$ w" j5 ]' I
其中常用的是PACKAGE,CLASS,PINCOUNT这几项。PACKAGE描述了器件的封装,但Allegro在注入网表时会用网表中的PACKAGE项而忽略设备描述文件中的这一项。CLASS确定器件的类型,以便信噪分折,Cadence将器件分为IC,IO,DISCRETE三类。PINCOUNT说明器件的管脚数目。对于大多数器件,Device.txt文件中包含有这三项就足够了。; [: G1 D ^; y a b2 E1 y
有了第三方网表和设备描述文件,我们就可以将Protel中原理图设计以网表的形式代入到Cadence PCB设计软件中,接下来,设计师就可以借助Cadence PCB软件在高速高密度PCB设计方面的强大功能完成自己的设计。
, W1 H1 s8 s* L c. E 如果已经在Protel作了PCB布局的工作,Allegro的script功能可以将Protel中的布局在Allegro中重现出来。在Protel中,设计师可以输出一个Place & Pick文件,这个文件中包含了每个器件的位置、旋转角度和放在PCB顶层还是底层等信息,可以通过这个文件很方便的生成一个Allegro的script文件,在Allegro中执行这个script就能够重现Protel中的布局了,下面给出了完成Place & Pick文件到Allegro Script文件转化的C++代码,笔者使用这段代码,仅用了数分钟就将一个用户有800多个器件的PCB板布局在Allegro重现出来。) V( L4 R5 U5 N
FILE *fp1, *fp2;
, o+ n3 y* T' U) [::AfxMessageBox("hello");
, ^( t+ c) f+ n5 Rfp1=fopen("pick.txt", "rt");
* ~' _8 d9 `/ Gif (fp1==NULL) ::AfxMessageBox("Can not open the file!!!");
2 m9 K0 } d3 R: hfp2=fopen("place.txt","wt");0 z3 a1 N9 ~( `' q3 g; k
if (fp2==NULL) ::AfxMessageBox("Can not create the file!!!");7 f. \% u7 ]+ W1 M( G' x
char refdes[5], Pattern[5];
9 b: q( n* ?# v5 ^ {float midx,midy,refx,refy,padx,pady,rotation;5 K! S( q# f/ s$ W3 u( x
char tb[1];0 g; c0 P( W, t* P. E
char tmp='"';
5 Q' y8 z' ?: ] o/ o, ifprintf(fp2,"%s\n", "# Allegro script");4 Y/ W( L. {5 }. B2 Q
fprintf(fp2,"%s\n", "version 13.6");
2 b4 h( O/ r7 s; B% \4 Kfprintf(fp2,"%s\n", "place refdes");
$ ]$ \9 p" ^1 {0 }4 x- {while (!feof(fp1)) {( g( a! _' X! w
fscanf(fp1,"%s", refdes);
' Z) O! W& ?- w; n" B5 J _fscanf(fp1,"%s", Pattern);9 Z. N" n% [7 D& L
fscanf(fp1,"%f", &midx);
0 J1 B8 P# d4 M- ]fscanf(fp1,"%f", &midy);5 e s p& x2 f1 D
fscanf(fp1,"%f", &refx);% a, E5 D4 \* E/ ~; ~+ G* r1 E
fscanf(fp1,"%f", &refy);
4 N* H* d3 L6 a/ i& r5 Zfscanf(fp1,"%f", &padx);2 t! P* P5 z! Z0 R6 ?
fscanf(fp1,"%f", &pady);
0 u7 R3 B* A, O0 T- ifscanf(fp1,"%s", tb);
9 [$ w+ _! n: K; I G6 \: Nfscanf(fp1,"%f", &rotation);, |. j" }4 l. H+ E
fprintf(fp2, "fillin %c%s%c \n",tmp,refdes,tmp);
2 Q( K2 W6 d# H- [5 j, L4 fif (rotation!=0) {
2 }9 `( |& D. d2 E/ f+ Pfprintf(fp2, "rotate\n");
- G# v* I6 `; y+ ]; b/ c. ffprintf(fp2, "iangle %f\n", rotation);8 ~" d! R8 d# t. v4 k
};
+ z5 B2 u S# hchar yy=tb[0];
7 f0 S# e: i [if (yy!='T') fprintf(fp2, "pop mirror\n");7 R7 U$ J8 y2 b2 j9 f# i8 l9 e
fprintf(fp2, "pick %f %f \n", padx,pady);
( q& w( _4 R) f% L3 Pfprintf(fp2, "next \n");9 E r9 T% U0 a& P) `5 c
};
2 r- }+ \% k. P! ~fprintf(fp2, "done");
7 O. i0 U+ ?8 T' B3 efclose(fp1);/ [3 O; z ^/ B; Z
fclose(fp2);
0 y; j6 u; |5 e* Z* V) }/ |希望能对读者的设计工作有所帮助。 |
|