|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择cadence的设计平台和工具。但是,由于没有protel数据到Cadence数据直接转换工具,长期以来如何将现有的基于Protel平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。
. X: v) J3 ~2 g 在长期实际的基础上,结合现有工具的特点,提供一种将Protel原理图、PCB转化到Cadence平台上的方法。
# s# \, k& C; V7 y _$ b5 d, {+ W3 V+ S0 D$ x$ g) C) K: a
1. 使用的工具, p: ^* r' k" q( P/ t' d
a) Protel DXP SP2
% j# ]& o# z# Nb) Cadence Design Systems, Inc. Capture CIS- v1 M$ d# g3 h& B. x
c) Cadence Design Systems, Inc. orcad Layout o6 u+ S- V7 w) O
d) Cadence Design Systems, Inc. Layout2allegro2 `8 T; `! [% G- H) B5 [8 f9 Q
e) Cadence Design Systems, Inc. Allegro4 K& e. y( f. l
f) Cadence Design Systems, Inc. Specctra) h1 C$ H7 \2 O3 [! |" A# d
8 X9 R1 J: a% f: I# X$ l9 Y2. Protel 原理图到Cadence Design Systems, Inc. Capture CIS
$ n9 U8 J4 i$ q3 Q! F. o* u在Protel原理图的转化上我们可以利用Protel DXP SP2的新功能来实现。通过这一功能我们可以直接将Protel的原理图转化到Capture CIS中。) j; `/ q' G [
这里,我们仅提出几点通过实践总结出来的注意事项。
2 l$ S! F. Y( I2 ] G8 M' [9 j6 E1 O& h* [# D9 d
1) Protel DXP在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。在添加封装信息时要注意保持与Protel PCB设计中的封装一致性,以及Cadence在封装命名上的限制。例如一个电阻,在Protel中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在Protel中为DB9RA/F,将会被改为DB9RAF。因此我们在Capture中给元件添加封装信息时,要考虑到这些命名的改变。" T9 z) i; h4 B: g4 v
# V7 j1 j0 h) Y% X, r9 T7 w% f
2) 一些器件的隐藏管脚或管脚号在转化过程中会丢失,需要在Capture中使用库编辑的方法添加上来。通常易丢失管脚号的器件时电阻电容等离散器件。3 }& d; l: h R- p( c5 H
, V, [0 n* j9 n! H: `3) 在层次化设计中,模块之间连接的总线需要在Capture中命名。即使在Protel中已经在父设计中对这样的总线命名了,还是要在Capture中重新来过,以确保连接。
2 B; F! O- [6 [6 h z6 w* l& q' k# F4 @6 N; J5 N) W3 `) G0 m
4) 对于一个封装中有多个部分的器件,要注意修改其位号。例如一个74ls00,在protel中使用其中的两个门,位号为U8A,U8B。这样的信息在转化中会丢失,需要重新添加。
0 M6 d+ E! c* `" U$ g基本上注意到上述几点,借助Protel DXP,我们就可以将Protel的原理图转化到Capture中。进一步推广,这也为现有的Protel原理图符号库转化到Capture提供了一个途径。1 j* R! `1 f) R8 o4 O
' x3 u! i7 K3 X" A, k" h5 \
3. Protel 封装库的转化& s. a1 V+ b1 S# o% d- M
长期使用Protel作PCB设计,我们总会积累一个庞大的经过实践检验的Protel封装库,当设计平台转换时,如何保留这个封装库总是令人头痛。这里,我们将使用Orcad Layout,和免费的Cadence工具Layout2allegro来完成这项工作。
: I% K2 ?) W' A! n4 Y
4 }8 [$ g0 _/ A" Z* g1) 在Protel中将PCB封装放置到一张空的PCB中,并将这个PCB文件用Protel PCB 2.8 ASCII的格式输出出来;
6 @) K# X4 g1 S; K* F, w2) 使用Orcad Layout导入这个Protel PCB 2.8 ASCII文件;
9 m* h# o0 @6 g E2 s- t& n5 {. ?3) 使用Layout2allegro将生成的Layout MAX文件转化为Allegro的BRD文件;
' S6 @* ^3 P) [, ~4) 接下来,我们使用Allegro的Export功能将封装库,焊盘库输出出来,就完成了Protel封装库到Allegro转化。
P* V$ a. K4 n* D
0 v8 b- v5 ~1 E8 r* K" ^$ r3 X4. Protel PCB到Allegro的转化& ]4 W; @/ d, j" b7 ~& X
有了前面两步的基础,我们就可以进行Protel PCB到Allegro的转化了。这个转化过程更确切的说是一个设计重现过程,我们将在Allegro中重现Protel PCB的布局和布线。
1 h. f( ?6 G- r" {4 |% l# \& s) D" U' v" s8 @" y' E
1) 将第二步Capture生成的Allegro格式的网表传递到Allegro BRD中,作为我们重现工作的起点;
) h$ [. {" P8 _8 ^" P2) 首先,我们要重现器件布局。在Protel中输出Place & Pick文件,这个文件中包含了完整的器件位置,旋转角度和放置层的信息。我们通过简单的手工修改,就可以将它转化为Allegro的Placement文件。在Allegro中导入这个Placement文件,我们就可以得到布局了。* N8 j1 i5 M5 b' [
3) 布线信息的恢复,要使用Specctra作为桥梁。首先,从Protel中输出包含布线信息的Specctra DSN文件。对于这个DSN文件我们要注意以下2点:
0 F" N! s( W8 i5 _: h4) Protel中的层命名与Allegro中有所区别,要注意使用文本编辑器作适当的修改,例如Protel中顶层底层分别为Toplayer和Bottomlayer,而在Allegro中这两层曾称为TOP和BOTTOM;2 I" f9 M3 f3 A# i0 j
5) 注意在Specctra中查看过孔的定义,并添加到Allegro的规则中。在allegro中定义过孔从Specctra中输出布线信息,可以使用session, wires, 和route文件,建议使用route文件,然后将布线信息导入到我们以及重现布局的Allegro PCB中,就完成了我们从Protel PCB到Allegro BRD的转化工作。
; B1 {2 V- d3 J* ~1 H4 z9 G$ WProtel到Allegro转化的方法
/ ]7 M0 c: b1 t
6 Q8 ?4 S h. C: ?" ~. i5 w2 e当今IT产业的发展日新月异,对硬件设备的要求也越来越高,硬件设计师们面临如何设计高速高密度PCB的难题。常言道,工欲善其事,必先利其器,这也是越来越多的设计师放弃低端的PCB设计工具,进而选择Cadence等公司提供的高性能PCB EDA软件的原因。
7 n* u. ` B! M9 J 但是这种变革必然会带来这样或那样的问题。由于接触和使用较早等原因,国内的Protel用户为数众多,他们在选择Cadence高速PCB解决方案的同时,都面临着如何将手头的Protel设计移植到Cadence PCB设计软件中的问题。( ]' ~- z5 b% m: U! B9 |& c
在这个过程当中碰到的问题大致可分为两种:一是设计不很复杂,设计师只想借助Cadence CCT的强大自动布线功能完成布线工作;二是设计复杂,设计师需要借助信噪分析工具来对设计进行信噪仿真,设置线网的布线拓扑结构等工作。
9 K8 g# P% c ^; p% U# P7 b, k! L' r 对于第一种情况,要做的转化工作比较简单,可以使用Protel或Cadence提供的Protel到CCT的转换工具来完成这一工作。对于第二种情况,要做的工作相对复杂一些,下面将这种转化的方法作一简单的介绍。/ G& U) Q6 [3 T9 |) M3 e
Cadence信噪分析工具的分析对象是Cadence Allegro的brd文件,而Allegro可以读入合乎其要求的第三方网表,Protel输出的Telexis格式的网表满足Allegro对第三方网表的要求,这样就可以将Protel文件注入Allegro。
' T m: X" P0 U: M5 S2 o# l 这里有两点请读者注意。首先,Allegro第三方网表在$PACKAGE段不允许有“.”;其次,在Protel中,我们用BasName[0:N]的形式表示总线,用BasName[x]表示总线中的一根信号,Allegro第三方网表中总线中的一根信号的表示形式为Bas NameX,读者可以通过直接修改Protel输出的Telexis网表的方法解决这些问题。, R3 I4 p8 y" T% m0 [4 `$ [- r
Allegro在注入第三方网表时还需要每种类型器件的设备描述文件Device.txt文件,它的格式如下:, S; ?5 z1 ?1 f; i# q
Package: package type
1 M& u3 E& e1 X% i& ~Class: classtype/ w$ t9 {6 q: d$ I4 ^1 S
Pincount: total pinnumber
( W3 o) D' o5 f& u! V$ z$ B, N; f+ |Pinused: ...
6 W9 L9 e: e* X; u4 A9 g! D' L 其中常用的是PACKAGE,CLASS,PINCOUNT这几项。PACKAGE描述了器件的封装,但Allegro在注入网表时会用网表中的PACKAGE项而忽略设备描述文件中的这一项。CLASS确定器件的类型,以便信噪分折,Cadence将器件分为IC,IO,DISCRETE三类。PINCOUNT说明器件的管脚数目。对于大多数器件,Device.txt文件中包含有这三项就足够了。& D7 _6 B- d4 }: r! K4 o
有了第三方网表和设备描述文件,我们就可以将Protel中原理图设计以网表的形式代入到Cadence PCB设计软件中,接下来,设计师就可以借助Cadence PCB软件在高速高密度PCB设计方面的强大功能完成自己的设计。
( e7 L+ _& f8 Z. S 如果已经在Protel作了PCB布局的工作,Allegro的script功能可以将Protel中的布局在Allegro中重现出来。在Protel中,设计师可以输出一个Place & Pick文件,这个文件中包含了每个器件的位置、旋转角度和放在PCB顶层还是底层等信息,可以通过这个文件很方便的生成一个Allegro的script文件,在Allegro中执行这个script就能够重现Protel中的布局了,下面给出了完成Place & Pick文件到Allegro Script文件转化的C++代码,笔者使用这段代码,仅用了数分钟就将一个用户有800多个器件的PCB板布局在Allegro重现出来。
% s4 r. s6 o+ W9 ZFILE *fp1, *fp2;
5 x% ~, D/ f, a! y0 Z::AfxMessageBox("hello");
, r/ A7 t3 g% o }$ Tfp1=fopen("pick.txt", "rt");
- q5 U$ H; |: E @if (fp1==NULL) ::AfxMessageBox("Can not open the file!!!");
# A3 C4 @# z) u% \5 @) N/ Lfp2=fopen("place.txt","wt");
/ I. W5 h. ^. w1 R. x% t4 E2 e, o" Vif (fp2==NULL) ::AfxMessageBox("Can not create the file!!!");
3 U: J* P/ U, dchar refdes[5], Pattern[5];8 z0 Z. r6 y( d! C* |/ m
float midx,midy,refx,refy,padx,pady,rotation;
* V) T% S# N& I: O" y! a5 }5 Pchar tb[1];
0 E: r2 |* w/ \) P/ ochar tmp='"';% l: [0 Z. @0 C6 D
fprintf(fp2,"%s\n", "# Allegro script");& `! P9 o+ A, K4 v
fprintf(fp2,"%s\n", "version 13.6");
( R# x( n+ g6 E! v0 Zfprintf(fp2,"%s\n", "place refdes");
4 @" |* y" q2 ]; jwhile (!feof(fp1)) {
+ ?: @5 I8 S x) _fscanf(fp1,"%s", refdes);
. p8 @, x# I/ Ifscanf(fp1,"%s", Pattern);
- Y. f5 `) u/ x9 p; Z- Z$ s4 ?9 sfscanf(fp1,"%f", &midx);
. G) o& Q) ]2 r6 U8 l& x# Ufscanf(fp1,"%f", &midy);/ F: S, N$ P+ O6 V* i: H* a: q9 n8 K
fscanf(fp1,"%f", &refx);
$ o, l# E% J* r0 @& S5 nfscanf(fp1,"%f", &refy);
' m) k1 s' K$ ^+ P$ nfscanf(fp1,"%f", &padx);1 ]( \3 j8 `6 d- h4 X1 R/ L
fscanf(fp1,"%f", &pady);/ s Q: V6 ^/ o1 y2 k$ i" h1 A" Z
fscanf(fp1,"%s", tb);' E* P& b q* E) G
fscanf(fp1,"%f", &rotation);9 V L& v8 z8 w; c, C
fprintf(fp2, "fillin %c%s%c \n",tmp,refdes,tmp);; J4 G- t4 p9 |
if (rotation!=0) {% a4 e: S1 f3 D8 K+ F" \ I$ b
fprintf(fp2, "rotate\n");2 x) i5 M! Y- \5 }6 |* v% i5 Q
fprintf(fp2, "iangle %f\n", rotation);& M2 R1 q4 X/ `, X
};
5 U$ }" {: R5 H* m4 ~char yy=tb[0];. @1 L1 e# Z$ g( c# ^- H; {' `( ^
if (yy!='T') fprintf(fp2, "pop mirror\n");
, r! U9 E& K# Afprintf(fp2, "pick %f %f \n", padx,pady);2 I+ v2 f, S! ?
fprintf(fp2, "next \n");
$ u& b3 D4 ~7 L6 f3 z4 x) M- `};
9 @9 C( }/ p: W* J! H7 u' b- C( tfprintf(fp2, "done");9 v# p$ ], w/ W
fclose(fp1);
- }! d+ [1 r/ c1 C: Rfclose(fp2);1 \( w1 K8 G& U' Y% \
希望能对读者的设计工作有所帮助。 |
|