找回密码
 注册
查看: 435|回复: 7
打印 上一主题 下一主题

采样电路放置

[复制链接]
  • TA的每日心情
    开心
    2023-8-31 15:08
  • 签到天数: 116 天

    [LV.6]常住居民II

    跳转到指定楼层
    1#
    发表于 2023-7-13 16:18 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    如图所示采样电路,R6442上端接Power。在Layout时,三个器件的位置有严格要求吗?靠近Power端和靠近信号端分别有什么效果?哪个更好呢?
      E- W4 U8 A  t$ ?2 C6 h: H1 l' G# K( @1 P

    ) L$ s' ^9 o6 f( ]

    该用户从未签到

    2#
    发表于 2023-7-13 16:32 | 只看该作者
    这只是一个简单的分压电路,摆放器件没有什么要求

    该用户从未签到

    3#
    发表于 2023-7-13 17:25 | 只看该作者
    三个器件靠近ADC采样端,减短ADC走线长度
  • TA的每日心情
    开心
    2022-9-7 15:06
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2023-7-13 20:16 | 只看该作者
    显然,靠近ADC会更加抗干扰。

    该用户从未签到

    5#
    发表于 2023-7-13 21:37 | 只看该作者
    既能是采样,电阻精密1%是要的,尽量靠近采样PIN,防止被其他信号搞的打摆子

    该用户从未签到

    6#
    发表于 2023-7-17 01:23 | 只看该作者
    靠近Power端采样点,

    该用户从未签到

    8#
    发表于 2023-7-17 09:59 | 只看该作者
    电容一般靠近MCU管脚侧,上下拉通常靠近电源放就行,这样好布线
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-23 21:15 , Processed in 0.093750 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表