找回密码
 注册
关于网站域名变更的通知
查看: 2521|回复: 1
打印 上一主题 下一主题

[仿真讨论] DDR仿真频率用内部时钟频率还是总线时钟频率

[复制链接]

该用户从未签到

跳转到指定楼层
1#
 楼主| 发表于 2024-1-28 10:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教一下大神, DDR有2个频率, 一个内部时钟频率, 一个是总线时钟频率。
, m" O; b' E! [4 q& V2 r/ O9 b8 F: P* @1 r. N3 C' T
1.  实际跑SI  RLC仿真的时候应该用哪个频率去仿真比较符合实际要求 ?  
2 ~$ }1 \+ N  A; v. t0 a. b( c# ~0 w+ E2.  hfss 一般按照“问题1  频率”的3倍还是5倍去仿真比较合理 ?: n6 D' _2 z- l
2.  内部时钟频率为什么这么多年都提不起来?  IC内部有什么结构限制了么?
3 Y6 m) _* T) e# K; C# d( U0 _: v

( M6 q, O( x3 TInternal Rate: SDRAM内部时钟频率MHz  Q  d8 a2 w- X. E4 B+ ]: l
DDR1 SDRAM内部时钟频率=100-200MHz4 u& R, `; d" F6 f5 e: a" i" q
DDR2 SDRAM内部时钟频率=100-266.67MHz
. Z2 @) w+ @$ |: R# N9 n- }DDR3 SDRAM内部时钟频率=100-266.67MHz, U. C" I) N1 g# d2 i3 k. r
DDR4 SDRAM内部时钟频率=133.33-266.67MHz
4 P2 o( ]& J* W) T$ Z# Y* B
  D! J+ \9 i/ CI/O Bus Clock: 总线时钟频率MHz
6 Y9 L- |4 Y2 v, V. j1 wDDR1总线时钟频率=1DDR1 SDRAM内部时钟频率=100-200MHz8 b5 S" o% u/ ~  V! d- Y
DDR2总线时钟频率=2
DDR2 SDRAM内部时钟频率=200-533.33MHz
% n* ^4 p# M  b: S+ vDDR3总线时钟频率=4DDR3 SDRAM内部时钟频率=400-1066.67MHz% o( o7 B, H' v) ?: I' @
DDR4总线时钟频率=8
DDR4 SDRAM内部时钟频率=1066.67-2133.33MHz
) ^" x* G+ q" |7 w  R) x0 o1 _3 S' P4 G
Transfer Rate: 传输速率MT/s, 也即内存等效频率, 同时也是大众所熟知的频率, 如DDR4-3200
3 y* n# [4 U% B& l# P- `# ^DDR1传输速率=2DDR1 SDRAM内部时钟频率=200-400MT/s! m9 @+ ^3 T, P5 p& j2 V
DDR2传输速率=4
DDR2 SDRAM内部时钟频率=400-1066.67MT/s
3 N9 z! C& J8 ~7 h# ADDR3传输速率=8DDR3 SDRAM内部时钟频率=800-2133.33MT/s: c. t1 I0 ~7 S; b0 {; N- m
DDR4传输速率=16
DDR4 SDRAM内部时钟频率=2133.33-4266.67MT/s
( H5 I+ M$ i3 l# Y% t# S0 t" Z4 p% J  J+ O9 F3 e

: Q+ L1 N$ h& K) r! Y" J1 }/ a% ]9 c; [0 o* y

该用户从未签到

2#
发表于 2024-1-29 09:16 | 只看该作者
对于SI仿真,通常使用总线时钟频率。这是因为SI仿真主要关注的是信号在PCB板上的传输以及与连接器、电缆等外部元件的交互。总线时钟频率是DDR与主板通讯的频率,因此使用这个频率能更好地模拟信号在实际PCB板上的行为。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-30 23:32 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表