|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
请教一下大神, DDR有2个频率, 一个内部时钟频率, 一个是总线时钟频率。 - k2 l$ l/ G9 |. S: t
+ m L2 @$ l S/ O& [& f& M1. 实际跑SI RLC仿真的时候应该用哪个频率去仿真比较符合实际要求 ?
5 u2 ?" u P2 X0 {+ `6 p$ @* u2. hfss 一般按照“问题1 频率”的3倍还是5倍去仿真比较合理 ?: J+ H. Y. R8 a2 j7 U& k# c
2. 内部时钟频率为什么这么多年都提不起来? IC内部有什么结构限制了么?
9 D3 O& a0 N+ l, e) A. z5 T! R7 b( Z4 A3 j( I& J( L+ {+ A
5 E) f: E1 h X- f! ]
Internal Rate: SDRAM内部时钟频率MHz
* t0 S9 P6 b, P' \; A" B! XDDR1 SDRAM内部时钟频率=100-200MHz5 ` ?# I/ A" U1 U# t
DDR2 SDRAM内部时钟频率=100-266.67MHz% ^3 K6 l9 @. ]6 x; e
DDR3 SDRAM内部时钟频率=100-266.67MHz. c B) |: j* _ \$ r6 ]
DDR4 SDRAM内部时钟频率=133.33-266.67MHz; v7 z4 N1 _' v/ s
- o5 k$ F" f) a5 `6 JI/O Bus Clock: 总线时钟频率MHz+ ?. }+ T0 W" W* }
DDR1总线时钟频率=1DDR1 SDRAM内部时钟频率=100-200MHz
" Y0 a7 d6 J* E: D0 ODDR2总线时钟频率=2DDR2 SDRAM内部时钟频率=200-533.33MHz! B- T( q u! H: |; ]
DDR3总线时钟频率=4DDR3 SDRAM内部时钟频率=400-1066.67MHz5 o/ {+ _9 g T1 x
DDR4总线时钟频率=8DDR4 SDRAM内部时钟频率=1066.67-2133.33MHz
+ A4 n. Y9 _& s$ R D9 |! a: }. H) M/ D1 k
Transfer Rate: 传输速率MT/s, 也即内存等效频率, 同时也是大众所熟知的频率, 如DDR4-3200' y/ b8 ` H0 G5 f2 ?/ f7 N
DDR1传输速率=2DDR1 SDRAM内部时钟频率=200-400MT/s2 y) E4 p d+ D
DDR2传输速率=4DDR2 SDRAM内部时钟频率=400-1066.67MT/s
% \ @" x! n0 ]# }DDR3传输速率=8DDR3 SDRAM内部时钟频率=800-2133.33MT/s
% L9 `9 D; O3 i9 ?, FDDR4传输速率=16DDR4 SDRAM内部时钟频率=2133.33-4266.67MT/s
3 q7 F8 C s! I# z4 Y+ D" t& i
4 R6 y$ K! x* q& B 7 n f$ j* f/ u
; ~/ _* J1 C9 N; H6 _, ~ |
|