找回密码
 注册
关于网站域名变更的通知
查看: 758|回复: 2
打印 上一主题 下一主题

[仿真讨论] TDR测试结果是这么看得么

[复制链接]
  • TA的每日心情
    慵懒
    2025-2-13 15:29
  • 签到天数: 31 天

    [LV.5]常住居民I

    跳转到指定楼层
    1#
     楼主| 发表于 2024-3-19 15:47 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    最近我使用sigrity对板子上的DDR进行了TDR仿真,但不是很懂这个结果得意思。在网上搜索,了解到通常应关注TDR测试结果的30%-70%区域,而板厂则更侧重于50%-70%的区域。下图为我仿真得DDR_DQ1的TDR阻抗图,其中DQ1的PCB走线总长536mil,传输线延时大约为89.3ps(通过536/6计算得出)。我重点关注的测试区间是不是53.58ps-125.02ps为89.3ps之间(89.3ps*2得30%-70%)。在此区间内,阻抗的最高值为38欧,最低值为34.5欧,而信号的阻抗要求为40欧。
    对于TDR结果的分析,我大致理解为需要关注指定区间的阻抗变化。如果测试区间内的阻抗变化在10%以内,是不是可以认为该DDR的TDR性能满足要求?

    屏幕截图 2024-03-19 154508.png (20.51 KB, 下载次数: 0)

    屏幕截图 2024-03-19 154508.png

    该用户从未签到

    2#
    发表于 2024-3-20 10:41 | 只看该作者
    观察TDR测试得到的波形图,通常可以看到反射信号的位置和强度。反射信号的位置可以指示故障或变化点的位置,而反射信号的强度则可以反映故障或变化的严重程度。
  • TA的每日心情
    开心
    2019-11-21 15:06
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2024-3-21 19:34 | 只看该作者
    看最小阻抗和最大阻抗,不超过误差阻抗值就行,这地方一般是过孔或者参考层,线与线间距引起的阻抗耦合变化
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-27 01:59 , Processed in 0.078125 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表