找回密码
 注册
关于网站域名变更的通知
查看: 8157|回复: 11
打印 上一主题 下一主题

allegro导入网表错误 大侠们帮分析分析

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-9-19 11:22 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
orcad里面导网表到allegro,出现以下错误:
6 M5 l# d# l. `- o8 N9 e(---------------------------------------------------------------------)
. P: Q" e; g: j* m1 f7 C3 F(                                                                     )3 i# ~! y) l  z# j
(    Allegro Netrev Import Logic                                      )1 i6 u  l% c' F& z  u% m
(                                                                     )
3 E. X% s4 M/ {9 u: n(    Drawing          : JC0047EKT2132.brd                             )
- a2 T# x* Q* v5 z$ S( N0 e4 D(    Software Version : 16.5P002                                      )/ K4 x. G& ?/ l- u4 x3 |
(    Date/Time        : Wed Sep 19 10:30:51 2012                      )
: ?9 W4 M" K  T+ n. O(                                                                     )
* \! W- ^; P) V6 x; ?# ]) b(---------------------------------------------------------------------)- ]( i7 U0 ?. d. v9 _. E
$ }1 u0 z! B1 `6 y) [

6 J! _; h; k4 p6 s------ Directives ------
+ I! c  ?5 ~/ ~! ~  |
) J) S; y- Y0 x  ^" Y1 |3 dRIPUP_ETCH FALSE;9 x; @* _3 M6 f) W9 c2 f' B' }
RIPUP_DELETE_FIRST_SEGMENT FALSE;: Q# f, ]! R+ p% _) \. j
RIPUP_RETAIN_BONDWIRE FALSE;
4 s( K$ X- \, K: t! a# P! q" MRIPUP_SYMBOLS ALWAYS;
* |) G0 P4 q0 ~% P5 c9 c9 o+ `Missing symbol has error FALSE;% Z  @" D+ r6 j0 d9 e4 B6 X# U
SCHEMATIC_DIRECTORY 'F:\SPB16.5EKT2132\SCH\ALLEGRO';
8 O# x2 D% ~4 F0 wBOARD_DIRECTORY 'F:/spb16.5EKT2132/SCH/allegro';
$ p$ ~* P; p) ?% b3 c( tOLD_BOARD_NAME 'F:/spb16.5EKT2132/SCH/allegro/JC0047EKT2132.brd';
! i2 a9 @' @- h" W9 N: hNEW_BOARD_NAME 'F:/spb16.5EKT2132/SCH/allegro/JC0047EKT2132.brd';$ i! C0 q7 M1 K  }% \2 s
& Q* S% V" Y( E* m* S( @; G8 s
CmdLine: netrev.exe -5 -y 1 -n -i
# y: Y. K( X$ @, T5 w F:\SPB16.5EKT2132\SCH\ALLEGRO
( m8 \. J5 i% x+ XF:\spb16.5EKT2132\SCH\allegro\JC0047EKT2132.brd
. _* L* Z  u( C! mF:\spb16.5EKT2132\SCH\allegro\JC0047EKT2132.brd
- s2 ?) q/ T. O& U9 e4 T* f' e+ V1 G* i( l, a6 J$ i
------ ! R. @8 `7 B3 `7 }4 h, C
Preparing to read pst files ------+ E8 y6 ?' s0 k9 T3 D7 x
7 w2 f* `% v0 s- ]% j3 L5 i
Starting to read
! \" s! T2 R. T, g% ]. A( b2 m6 HF:/SPB16.5EKT2132/SCH/ALLEGRO/pstchip.dat
8 w2 T# b" I( p: j/ E5 P   
% q" o! l! ?. G5 k4 eFinished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstchip.dat (00:00:00.10)
( {# n& k& o+ u& r) @# P) s
' H. J: h/ O, ]: Y4 `( oStarting to read F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxprt.dat
$ u8 @7 Y$ G# v   
& L8 v9 j; ?7 m! `Finished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxprt.dat (00:00:00.00)# N0 p7 @8 [1 z

; \) H1 N& v. ?Starting to read F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxnet.dat
/ d, @! O7 z9 r8 O8 z   
# c- P4 T* U; p- ^. IFinished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxnet.dat (00:00:00.00)/ e6 D+ j/ S9 V* v

, g' s9 E# N7 z. l------ 4 H# P1 e& o  I. x9 z4 J7 ~) b
Oversights/Warnings/Errors ------; {* [( J0 p' h' Q- C7 t8 R- P

5 l/ t; Z) Y% ^2 z) Z
  O0 w: P3 \6 h9 \- M2 T' i/ e0 A$ g: G( r8 P% e. G* h+ W9 ~& i: g. E4 |
ERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by ; W2 r8 E0 o; y$ t8 j  d) \# ~0 s
user "toshiba" on system "TOSHIBA-PC".0 z5 Y% T' [8 b5 q
Resolve lock file and re-run netrev.2 n1 n& O0 Z# ~2 u- ?3 H& c( p' j
+ U* C& s3 y3 w3 H

! z( j% G7 f) p7 T#1   ERROR(SPMHNI-175): Netrev error detected.
1 o! T( J4 D+ P+ L' s0 r" @7 e; w. l- n+ j
, j/ K) w. A8 ^, T! ~) R
#2   Run stopped because errors were detected; C4 S0 i* ?, T% f  _0 i# [
  z8 i' N' T5 {3 y! |
netrev
5 x  n- U9 C: _, x2 y$ {run on Sep 19 10:30:51 2012
$ m( [( t/ o/ R* E# _   : f& v$ G. _: d1 _# t
DESIGN NAME : 'EKT2132') @7 n% F! F: z* o6 Y' _6 C* B
PACKAGING ON Apr 21 2011 10:02:30
" {! J$ N6 g; |5 v6 ^
4 s) s1 p( v7 H' x) d   . i& N) b  n6 u8 q1 H: _# f$ _  s& s
COMPILE 'logic'
: y) c3 c# K+ B% F   CHECK_PIN_NAMES OFF) }; n9 `5 G0 d6 N- m
   CROSS_REFERENCE OFF
, {: H& I1 l7 b: C" T2 M   
) n$ Z" e$ U. i0 d2 X4 D; ^  h( fFEEDBACK OFF# D+ N6 B+ Z- b- _8 v# X. M
   INCREMENTAL OFF
. i7 R3 n1 P) z   
) R) a5 _- {4 [% _INTERFACE_TYPE PHYSICAL
6 y+ U; U' P, H# C' G# F, Z   MAX_ERRORS 500
* b- _  u9 d/ O. B9 U: v# w   ' l6 h7 h/ l/ c5 R+ f* y) W
MERGE_MINIMUM 5
  P, u. t, V3 S/ S/ P8 B   NET_NAME_CHARS '#%&()*+-./:=>?@[]^_`|'
: L, l3 b+ ]* }, C7 S7 E/ A4 c   
5 }8 Q( J1 U: V: v5 N# U4 c  |NET_NAME_LENGTH 24$ M2 f5 A# U3 X) R: m4 B
   OVERSIGHTS ON3 u6 w  B8 B* H( @! Z7 H) Z' r5 ?7 r
   REPLACE_CHECK OFF
, y3 Q& l. Y, T# t( g! U4 h   . j" c4 F/ C) a0 B% m) Y, z
SINGLE_NODE_NETS ON# r! J: Y8 p$ Z0 w
   SPLIT_MINIMUM 0
' K1 s3 x& A; W0 P) v   SUPPRESS   20
7 S, v6 w. _, T' A9 K) |* ~   
7 X# {! z; h/ \0 i. bWARNINGS ON
$ m& x4 y& q! w/ t/ R6 A! E. q: G9 Z" {+ T7 h0 K* ]
  2 errors detected: m- E2 h# K. R" l
No oversight detected
( J3 r: [! N+ z" p# e5 h( E) s No warning detected
( I* P8 p6 H; S) k- D% c. {0 ?4 s% ?# V+ u3 Q5 X
cpu time      
6 I. T" l* o( J$ M0:00:324 G. l: U: S+ E3 S, R
elapsed time  0:00:00
: K9 K8 `, i' G5 l
6 l. }; l1 u  P, b3 U/ L大侠们帮看看,先谢过。

该用户从未签到

2#
 楼主| 发表于 2012-9-19 11:24 | 只看该作者
自学习allegro以来,还未成功导入到网表,走过路过的各位大侠一定要帮帮忙啊
  • TA的每日心情
    擦汗
    2025-8-22 15:57
  • 签到天数: 104 天

    [LV.6]常住居民II

    3#
    发表于 2012-9-19 11:27 | 只看该作者
    路径没设置好,还有封装没对应上。。。

    该用户从未签到

    4#
     楼主| 发表于 2012-9-19 11:45 | 只看该作者
    yangjinxing521 发表于 2012-9-19 11:27 $ {$ z% k3 j9 K- o# C, r- f) f
    路径没设置好,还有封装没对应上。。。

    ) J! @, f( @5 b! s$ A" A
    - a4 x2 u1 u, y# q  u2 y1 q& n* J请帮忙看看,封装有问题是跟这个有关系吗?  C1 K& ~1 C# |4 l
    在pstchip.dat里面,我自己做的一个6PIN的连接器,提示PINUSE=UNSPEC:
    5 N2 h" |, d  @primitive 'CONN_6PIN_CONN_6_CONN_6PIN';
    8 o; L  U9 I& L  pin
    : }$ a  s) U+ R8 q/ M    '1':
    3 w) l3 J; X* ]& Y3 p) {2 R' |: |1 i      PIN_NUMBER='(1)';0 @. O- B/ w$ l- @
          PINUSE='UNSPEC';
    5 j9 i9 n9 m" p, M! j    '2':
    1 T; b( U5 Q2 O: k# u7 m( L      PIN_NUMBER='(2)';
    6 J/ t7 k# J4 A' j      PINUSE='UNSPEC';
    / ~& K$ n7 J0 R; f  e% W    '3':
    ( a9 r8 f7 ~- Z9 f5 q      PIN_NUMBER='(3)';2 |7 I( _+ o0 ?" i3 _
          PINUSE='UNSPEC';
    , g* o* c5 M2 M    '4':
    0 }2 E9 L) J  ^) Y: C3 @! s! v& Z! C- G      PIN_NUMBER='(4)';8 p! j0 Y1 d( M- ]
          PINUSE='UNSPEC';, T3 b0 j6 v/ z+ o/ R
        '5':/ i6 o  {, o' S6 Y
          PIN_NUMBER='(5)';+ A  r, ?* k0 y5 E  q( u* B5 ?
          PINUSE='UNSPEC';
    ' r+ I4 L7 z9 `/ D) R. I  G% O    '6':
    $ v$ ]" }1 W8 o. X% U      PIN_NUMBER='(6)';# M) q. f! S* x4 @, k# W
          PINUSE='UNSPEC';
    3 d& `$ ^7 |* D/ t1 `% F  end_pin;
    8 J9 }7 p% N' _' H' L  body
    2 T4 m: r& J1 C1 j: K' b    PART_NAME='CONN_6PIN';; l0 `4 A( I9 d- ?4 a
        JEDEC_TYPE='CONN_6';9 z8 Z7 j1 [$ L6 `
        VALUE='CONN_6PIN';
    8 Z7 }3 H9 }6 G  end_body;, ?- v8 k7 H& i

    1 @% J) [2 g4 g8 q  }如果是,要怎么改?
  • TA的每日心情
    擦汗
    2025-8-22 15:57
  • 签到天数: 104 天

    [LV.6]常住居民II

    5#
    发表于 2012-9-19 11:51 | 只看该作者
    rongsun1123 发表于 2012-9-19 11:45
    ' J/ b' ^8 [& X' n) |请帮忙看看,封装有问题是跟这个有关系吗?, Z5 r' }/ C4 Y
    在pstchip.dat里面,我自己做的一个6PIN的连接器,提示PIN ...

    7 ?* u9 l/ n2 c% f6 M4 A1 _- gPIN没有定义名字吧。。换个PIN类型试,PASSIVE...
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    6#
    发表于 2012-9-19 13:11 | 只看该作者
    错误提示:' i- C2 k  b& {5 i  j2 Z* Z
    ERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by , S2 E0 X4 C0 p5 C5 b& q# z0 Z6 z( X; X+ {2 V
    user "toshiba" on system "TOSHIBA-PC".8 v* i0 W& s1 F+ _% d5 Z! m- t! }; [" U( q9 D
    Resolve lock file and re-run netrev.
    8 L  a8 r5 l+ Z+ @说明"JC0047EKT2132.brd"文件被锁定了,要到File->Properties解锁,如果有密码还需要输入密码才能解。

    该用户从未签到

    7#
     楼主| 发表于 2012-9-19 16:30 | 只看该作者
    自己弄了半天,情况变这样了:
    ' i( ?$ b) m  o直接从Orcad直接传递网表到pcb edit,就会报错中断。如果单从orcad里导出网表,再在pcb edit里面import logic,就可以导入网表和封装。不过IC的引脚方向变了,全部重叠到一起了' b1 W' F+ x9 W$ n
    & l' P8 R. X+ s+ V1 N# ]
    错乱了。。。

    该用户从未签到

    8#
     楼主| 发表于 2012-9-20 13:32 | 只看该作者
    dzkcool 发表于 2012-9-19 13:11 $ Q+ G% i9 `- v# U4 t* G
    错误提示:4 m7 \0 j7 @$ U2 M) g- J
    ERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by , S2 E0 ...
    3 e, O( v+ K$ r
    错误提示:
    7 u' K, n- a+ q3 N9 LERROR: File "JC0047EKT2132.brd" was locked on date
      y1 |8 s6 n: w6 @) g"Thu Sep 20 13:14:53 2012" by user "toshiba" on system "TOSHIBA-PC". ! S: P* Z" M4 @5 q1 _5 T
    Resolve lock file and re-run netrev.
    7 @: l( \3 Y) C8 \- C, n7 M' N
    ; n9 y9 K' e, B0 S7 [按提示,是brd文件被锁定了,进入file--properties. unlock是灰色的,而且我此前没设定过密码锁定。

    无标题.jpg (3.98 KB, 下载次数: 0)

    无标题.jpg

    该用户从未签到

    9#
    发表于 2012-9-21 14:13 | 只看该作者
    同问!

    该用户从未签到

    10#
    发表于 2012-10-22 21:56 | 只看该作者
    WARNING(SPMHNI-192): Device/Symbol check warning detected.: o2 S  T7 h! [; z* [: c! G+ m& s

    ; Y2 F3 O% B  c" ]2 ^WARNING(SPMHNI-337): Unable to load symbol 'SIP2-4' for device 'CAP POL_SIP2-4_470UF': WARNING(SPMHUT-127): Could not find padstack PAD1_5D1_1.! X' c) u: a0 l  R0 u4 O
        due to ERROR(SPMHDB-274): Unable to load flash symbol F150_180_070 (Check PSMPATH setting for this symbol).6 w5 L4 r; K& ^
    无法载入,是为什么呢

    该用户从未签到

    11#
    发表于 2012-10-22 22:12 | 只看该作者
    你做的封封闭是真FLASH或都你填了假FLASH数字,但PCB板上是没有FLASH的模板,你现在的报错是说FLASH不匹配,应该是你的SIP2-4这个封装上的焊盘出了问题,你把封装打开,看下每个焊盘的FLASH是否有问题,

    该用户从未签到

    12#
    发表于 2012-10-24 16:04 | 只看该作者
    导网表时原理图不能有半点的差错,好好检查原理图吧~~~
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-23 16:03 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表