|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
现在在用Expedition做一个板子,其中有一个4片的DDR,地址线期望的拓扑是这样的:
* i- @5 J& ~% T7 A" F5 p# t* O& g! g8 z) g
9 D" }, A, m z: V% n6 l! _4 N1 A |-------> DDR1-------> DDR2/ `; ~, u1 o6 E: B) H6 i( G0 S
) O- R4 s% N9 x) zcpu ---
2 [8 H- a, f9 B) P |-------> DDR3-------> DDR4
- J: T& W+ e) m* d `; L
. }% n$ U: [- F' n/ u. I U3 P G' p+ k$ E' q5 l) \1 F. u
可是不会设置拓扑啊。0 z4 X7 a4 e6 Z
; P" v3 D7 I( e( o
最开始想直接在ces中设置,可是T,H等模板都不对啊。怎么设置也不行啊。
0 S. x& A$ h8 ^. y. Q后来想在icx中设置,然后提取模板,可是不知道怎么在icx中建立VP啊。(想着allegro中的sq中设置很方便的说).# F7 t5 F l4 h1 Z. U
最后找到笨办法用netline manipulation,可是一个一个设置很笨的啊,设置完VP还不能建立模板设置MATCN。
( j& }! |- G3 m( w# G. `0 Z请问各位,到底标准的方法是什么啊?7 N6 W; \2 s" X' s
版主指教一下啊。 |
|