- i% t6 H* c8 a' e9 _
间距设置小了当然可以,这个我试过了(shape to smd ,shape to via 还有其他,间距都设置成5mil,成功),但是实际电路板不可能这么处理的,理论上在 TOP,BOTTOM层覆铜时,shape to smd,shape to via,shape to pin要设置为15~20mil的,当我设置成这个的时候,覆铜就出现错误,有的错误是该smooth掉的地方,反而没有smooth掉;有的错误是铜皮就消失掉了;请问该根据什么依据来调整规则呢?谢谢!
iaiping 发表于 2012-11-28 18:51 7 V+ U4 B Q, z" L换成工艺强点的板厂吧兄弟。。。
! m7 U/ Y1 O; e) g( l3 s. y工艺上当然没问题,我现在想知道大家在表层覆铜的时候,有没有遇到类似的问题,shape to line,shape to via,shape to pin,shape to smd的间距都可以随便设置大小吗,有什么可以参考的依据吗?shape的全局参数有改的必要吗?