找回密码
 注册
关于网站域名变更的通知
查看: 1301|回复: 12
打印 上一主题 下一主题

关于覆铜的问题,请高手指教!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-11-27 11:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我用的是16.2版,破解的。现在画图遇到了覆铜的问题,当我覆铜时,只要shape与line,via,smd规制设置的稍微大一些,覆铜时就会出错或者覆不完整,不知道什么原因,请问覆铜成功与否和什么因素有关?

该用户从未签到

2#
发表于 2012-11-27 14:15 | 只看该作者
你覆铜的间距设的大了肯定都避让了,自然会不完整,你别设那么大就可以了,另外出错的话要看是什么错误,不说清楚是没办法帮到你的

该用户从未签到

3#
 楼主| 发表于 2012-11-27 16:11 | 只看该作者
香雪海 发表于 2012-11-27 14:15 " A) I' i) r2 v& J( U& Q/ x' v# @
你覆铜的间距设的大了肯定都避让了,自然会不完整,你别设那么大就可以了,另外出错的话要看是什么错误,不 ...
- i% t6 H* c8 a' e9 _
间距设置小了当然可以,这个我试过了(shape to smd ,shape to via 还有其他,间距都设置成5mil,成功),但是实际电路板不可能这么处理的,理论上在 TOP,BOTTOM层覆铜时,shape to smd,shape to via,shape to pin要设置为15~20mil的,当我设置成这个的时候,覆铜就出现错误,有的错误是该smooth掉的地方,反而没有smooth掉;有的错误是铜皮就消失掉了;请问该根据什么依据来调整规则呢?谢谢!

该用户从未签到

4#
发表于 2012-11-27 16:13 | 只看该作者
你那设置的也太大了,那些理论你是在哪看的?

该用户从未签到

5#
发表于 2012-11-27 21:49 | 只看该作者
我也遇到过这样的问题,铜皮有时避不开,不知道什么原因.

该用户从未签到

6#
发表于 2012-11-27 23:03 | 只看该作者
xuexi

该用户从未签到

7#
发表于 2012-11-27 23:12 | 只看该作者
4楼说的对。。。你那间距也太大了。。。5mil足够了。。。

该用户从未签到

8#
 楼主| 发表于 2012-11-28 09:59 | 只看该作者
iaiping 发表于 2012-11-27 23:12 4 H4 V0 q7 R2 L9 j
4楼说的对。。。你那间距也太大了。。。5mil足够了。。。

* n- o, j" ^# o; R2 o( h怎么可能是5mil呢?你说的不是内电层的覆铜吧,如果是,我认为可以的,我说的是表层的覆铜,线与线间距理想情况是3倍线宽的,正常情况下高密度电路板线宽5~6mil,这样在表层覆铜时,铜片与走线间隔是15~20mil,不是正常吗?我之前用protel画图已经3年多了,现在刚刚启用cadence,我也参考过XILINX的开发板,他们也是这么设置的。

该用户从未签到

9#
发表于 2012-11-28 15:07 | 只看该作者
yinning 发表于 2012-11-28 09:59 ' O- x- p  F' r. x, u& |
怎么可能是5mil呢?你说的不是内电层的覆铜吧,如果是,我认为可以的,我说的是表层的覆铜,线与线间距理 ...

7 E5 Z# B& C2 d; @, d+ q这个间距 一般是和制版商加工精度有关,cooper与via  pin line 一般10mil就差不多了,如果你的pin或者封装插孔比较大,把间距弄成15-20就比较合理,5mil的确过小,不过板商还是可以做出来的

该用户从未签到

10#
发表于 2012-11-28 18:51 | 只看该作者
yinning 发表于 2012-11-28 09:59
) g! t" I/ C/ f7 c9 b! y怎么可能是5mil呢?你说的不是内电层的覆铜吧,如果是,我认为可以的,我说的是表层的覆铜,线与线间距理 ...
! ]. f4 ^, \2 e! F  ~3 s- r
换成工艺强点的板厂吧兄弟。。。

该用户从未签到

11#
 楼主| 发表于 2012-11-29 09:37 | 只看该作者
iaiping 发表于 2012-11-28 18:51
7 V+ U4 B  Q, z" L换成工艺强点的板厂吧兄弟。。。

! m7 U/ Y1 O; e) g( l3 s. y工艺上当然没问题,我现在想知道大家在表层覆铜的时候,有没有遇到类似的问题,shape to line,shape to via,shape to pin,shape to smd的间距都可以随便设置大小吗,有什么可以参考的依据吗?shape的全局参数有改的必要吗?

该用户从未签到

12#
发表于 2012-11-29 13:09 | 只看该作者
yinning 发表于 2012-11-29 09:37 9 ^9 P) B% K4 K! X* k
工艺上当然没问题,我现在想知道大家在表层覆铜的时候,有没有遇到类似的问题,shape to line,shape to v ...
1 Y0 J. F9 ^1 q3 N" L: L
目前还没有遇到过。。。。

该用户从未签到

13#
发表于 2012-11-29 16:54 | 只看该作者
学习了,谢谢!!
) Z& y$ I& d6 W. C; a, ^
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-21 02:52 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表