找回密码
 注册
关于网站域名变更的通知
查看: 4048|回复: 23
打印 上一主题 下一主题

请教关于电源层的分割问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-12-7 21:59 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 kevin890505 于 2012-12-7 22:03 编辑 ; i+ `% w& P' R4 f) _5 U6 I

7 s% m( w* r# U  B; W4 u诸位好,我最近和同事讨论一个问题,就是关于电源层形成环的问题.  
  x# [+ m$ u$ J+ `就我想,电源层分割成形成环,如果很小当然无所谓,但是如果大了,由于这个环内部肯定包括许多芯片啊什么的,肯定有磁场变化,这个环相当线圈,内部磁通量变化,会在上面形成电流,平面有阻抗,然后会有电压波动,电源质量会变差,和电源本身噪声纹波叠加会很大.  但是如果从某个地方把这个圆切开,貌似也不合适,会使路径变长.$ M! R1 K+ f# J; f8 w/ ~+ ]9 A
请教各位,这样的分割合理么,我的理解错误么.求指教.谢谢.

该用户从未签到

推荐
发表于 2015-1-11 16:29 | 只看该作者
我的理解是电源层在内层,一般都有地层包着,同样可以让你EMI出不去,而且划分割的地方都是芯片下面,在板子最深处,被地层包的死死的!

该用户从未签到

2#
发表于 2012-12-7 22:09 | 只看该作者
已经误入歧途了 ,si还建议每块电路板加屏蔽罩呢,加还是不加????只要对电源进行分割,都会出现上面的情况,都会有所谓的“环路”,除非你每个电源用一个平面;问题又来了,电源最好有紧临的地平面做耦合,那么,你除了要增加电源层还要增加地层,有多少个电源就要多少个平面x2,完全不现实。

该用户从未签到

3#
 楼主| 发表于 2012-12-7 22:15 | 只看该作者
rx_78gp02a 发表于 2012-12-7 22:09
0 D9 _. q3 n1 }8 T' n" h7 d; ]已经误入歧途了 ,si还建议每块电路板加屏蔽罩呢,加还是不加????只要对电源进行分割,都会出现上面的情 ...
# p$ `4 _) P3 j" L" l, x1 |  I& Q
谢谢版主,我看了几个大公司的板子,到没有看到出现这种情况,他们的布局考虑的比较好,所有电源都是一块一块的,没有出现一个包另一个的的情况,所以也没得出什么结论.
9 D8 k( s' _( A' p4 t( z那弱弱问下版主,是不是不论板子大小,这种分割环的形成都不会有影响呢,我的考虑是不是多此一举了?我菜鸟一个,见笑见笑.{:soso_e110:}

该用户从未签到

4#
发表于 2012-12-7 23:56 | 只看该作者
kevin890505 发表于 2012-12-7 22:15
+ t! M$ n1 k3 n* J* R1 c  L" l0 P$ m! |谢谢版主,我看了几个大公司的板子,到没有看到出现这种情况,他们的布局考虑的比较好,所有电源都是一块一块 ...

. b8 v3 r5 a! u: q6 V8 ~如图所示,电流只会往阻碍最小的路径跑,也就是最短路径,无论是哪种走法,依据法拉第右手螺旋定则,磁通相互抵消,不会形成大干扰。

所谓的环路.JPG (120.43 KB, 下载次数: 2)

所谓的环路.JPG

电流只走最短路径电阻最小.JPG (146.63 KB, 下载次数: 3)

电流只走最短路径电阻最小.JPG

该用户从未签到

5#
发表于 2012-12-8 00:03 | 只看该作者
本帖最后由 rx_78gp02a 于 2012-12-8 00:11 编辑
( }2 d, X, U3 r# l( L
kevin890505 发表于 2012-12-7 22:15 ! V6 _- y. D/ y/ U5 |8 ^
谢谢版主,我看了几个大公司的板子,到没有看到出现这种情况,他们的布局考虑的比较好,所有电源都是一块一块 ...

4 d' w" F+ `9 L7 n' f! g, o2 d
; d0 ~$ i. V) W* X. D4 Y' Y" `这个才是你应该担心的,这种地方容易产生电流环,因此,电源包电源不是问题所在。电流环会对中间那块电源产生干扰,但是,只要环路电流不是非常非常大,都是没问题的。你说的大厂都是些什么厂?TI、ADI、ALTERA、XILINX都有这种电源包电源的设计。

这个才是你应该担心的问题.JPG (215.61 KB, 下载次数: 2)

这个才是你应该担心的问题.JPG

该用户从未签到

6#
发表于 2012-12-8 08:30 | 只看该作者
原来还有这种危险,长见识了。

该用户从未签到

7#
发表于 2012-12-8 10:46 | 只看该作者
学习了

该用户从未签到

8#
 楼主| 发表于 2012-12-8 11:36 | 只看该作者
rx_78gp02a 发表于 2012-12-8 00:03
9 t7 f% z- Q: R0 u  V这个才是你应该担心的,这种地方容易产生电流环,因此,电源包电源不是问题所在。电流环会对中间那块电 ...

" |5 h' j3 Q9 D0 ^7 M谢谢版主的耐心解答,我明白了,学海无涯啊还有太多东西要学习,谢谢了.

该用户从未签到

9#
发表于 2013-1-21 15:58 | 只看该作者
电源层是个很到的电流,并且是个很大的换呢,那有怎样的影响呢?

该用户从未签到

10#
发表于 2013-1-22 13:16 | 只看该作者
各个电源区域所挂负载用电情况也不尽相同。高负载电源层,过流需求大,这类平面属于大型干扰源。同时也非常容易受到其他因素影响。电源层的分割在布局前期就应该有所估计,避免楼主的所说的情况出现。其次电流环路的问题,要在原理图设计上面下功夫弥补。PCB设计本身就是一门折衷的技术,单纯的从理论角度考虑反而愈行愈远。

该用户从未签到

11#
 楼主| 发表于 2013-1-22 13:59 | 只看该作者
dqd7411 发表于 2013-1-22 13:16 4 n+ Y+ e2 H& H/ X3 d( X% b
各个电源区域所挂负载用电情况也不尽相同。高负载电源层,过流需求大,这类平面属于大型干扰源。同时也非常 ...

. e/ j, T9 Z+ y+ D5 T) T9 V6 V的确如此,谢谢。看来要学的还很多啊俺。
  • TA的每日心情
    开心
    2019-11-20 15:24
  • 签到天数: 1 天

    [LV.1]初来乍到

    12#
    发表于 2013-1-23 13:16 | 只看该作者
    学习了
  • TA的每日心情
    无聊
    2022-11-21 15:45
  • 签到天数: 1 天

    [LV.1]初来乍到

    13#
    发表于 2013-1-23 14:50 | 只看该作者
    长见识了。。。

    该用户从未签到

    14#
    发表于 2013-6-9 16:54 | 只看该作者
    学习

    该用户从未签到

    15#
    发表于 2013-6-9 20:37 | 只看该作者
    没这么奇葩 刚好回流的信号 绕个环 不用担心
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-4 10:06 , Processed in 0.109375 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表