找回密码
 注册
关于网站域名变更的通知
查看: 712|回复: 2
打印 上一主题 下一主题

DDR2的布线必须进行仿真吗?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-12-16 21:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我的板子是altera  cyclone 3+ DDR2, 在FPGA的DDR2控制器中,需要设置一个参数:4 M5 d! F2 J, W6 q% C7 O; g; s* p
”the time difference between the longest and shortest traces, which connect FPGA to memory device“,* S: B/ T0 }' |% C: j
不知道是指所有的DDR2信号线,还是指一组(dq,dqs)内的最短最长。9 L6 X/ Y! a0 i' |8 j
- H+ M* j0 l4 B! p8 y7 z
还有这个时间我能否大致根据布线情况给一个就行,还是必须进行严格的仿真然后按照仿真结果来设置?

该用户从未签到

2#
发表于 2012-12-16 21:44 | 只看该作者
cyclone3跑ddr2最高时钟不到200MHZ,何况还要用C6级别的器件,已经有人做过验证了,C8器件跑168MHZ可以完全不用等长。

该用户从未签到

3#
发表于 2012-12-16 23:20 | 只看该作者
没听说过必须要仿真。。。。一般专业的layout做的PCB都不会有太大问题。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-21 03:19 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表