找回密码
 注册
关于网站域名变更的通知
查看: 3270|回复: 22
打印 上一主题 下一主题

帮忙看看我画的板,ddr2频率跑不起来

[复制链接]
  • TA的每日心情
    难过
    2023-8-4 15:25
  • 签到天数: 15 天

    [LV.4]偶尔看看III

    跳转到指定楼层
    1#
    发表于 2013-1-29 18:36 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    附件中是我画的pcb,可是跑250M时会有误码。频率再高就跑不起来,例如300M。ddr2型号是MT47H64M16HR-25E

    AUTOSAVE.rar

    1.33 MB, 下载次数: 798, 下载积分: 威望 -5

  • TA的每日心情
    难过
    2023-8-4 15:25
  • 签到天数: 15 天

    [LV.4]偶尔看看III

    2#
     楼主| 发表于 2013-1-30 08:38 | 只看该作者
    怎么没人回复啊?

    该用户从未签到

    3#
    发表于 2013-1-30 08:43 | 只看该作者
    等长没处理好,有跨分割。需要继续优化。

    该用户从未签到

    4#
    发表于 2013-1-30 08:44 | 只看该作者
    楼主的板子的问题很多啊

    该用户从未签到

    5#
    发表于 2013-1-30 08:49 | 只看该作者
    太多了,说不完!
  • TA的每日心情
    难过
    2023-8-4 15:25
  • 签到天数: 15 天

    [LV.4]偶尔看看III

    6#
     楼主| 发表于 2013-1-30 08:51 | 只看该作者
    新手,问题当然多了。不过各位高手们难道不能说个一两条。鄙视我对我毫无用处,提点建设性意见。
  • TA的每日心情
    难过
    2023-8-4 15:25
  • 签到天数: 15 天

    [LV.4]偶尔看看III

    7#
     楼主| 发表于 2013-1-30 08:57 | 只看该作者
    第一次画ddr2的板子,请各位帮帮忙

    该用户从未签到

    8#
    发表于 2013-1-30 09:00 | 只看该作者
    主要问题差分线 处理的不好,过孔数量不一样多 ,导致延时不一样,在有不明白的可以找我KOU 170762386

    该用户从未签到

    9#
    发表于 2013-1-30 09:08 | 只看该作者
    没有做等长啊

    该用户从未签到

    10#
    发表于 2013-1-30 09:21 | 只看该作者
    我看你用的是xilinx的spartan6系列FPGA,你应该看看XILINX的layout GUIDE,里面写了dqs和dq的误差是最大正负300MIL,但是你设置的是正负400mil,超出了要求范围,dq的速度最高并且依靠dqs锁存,建议你dqs和dq的误差尽量小,比如正负50MIL;同时xilinx要求时钟和dqs误差正负300MIL以内,时钟和地址线误差可以放宽到正负500MIL。

    该用户从未签到

    11#
    发表于 2013-1-30 09:38 | 只看该作者
    表层不能走线?

    该用户从未签到

    12#
    发表于 2013-1-30 09:38 | 只看该作者
    DDR2 同一个lane要同层。目前的叠层不好 换成3-4为走线层。1.8v电源没有加粗。等长参考:Address/Command to Clock ±40mil, Control
    " _- t+ u2 h! f0 K! Qto Clock ±40mil,DQ to DQS ±20mil, DQS to Clock ±500mil

    该用户从未签到

    13#
    发表于 2013-1-30 15:22 | 只看该作者
    1.时钟差分线,有过孔的话,最好一样多;最好相对来说其他信号灯线粗一些许 还有这种走时钟线,最好用GND做参考,好些;别离其他信号线太近;
    2 `. x/ ?( |' Z. N* o) c6 u2.电源要加粗:VREF;VTT,1V8;还有过孔的外径最好也加大些
    4 _) Z$ f- w' X, b( q" V3.好像是没等长# Q4 D4 B- m. u8 _
    4.看了BGA里好像一直有更换线宽,空间看上去挺大,觉的没必要更线宽大小;
    " L: ]- _$ }8 j8 _  P1 e/ a4 W; _$ o  \& [6 L/ |/ p
    即然有手册,好好看看,会有收获的;- |5 ]; o6 V; P5 m
      我也是新手,没画过这类板子,
    9 h7 |% y, Y- E个人意见,供参考,批评
  • TA的每日心情
    难过
    2023-8-4 15:25
  • 签到天数: 15 天

    [LV.4]偶尔看看III

    14#
     楼主| 发表于 2013-1-30 19:37 | 只看该作者
    香雪海 发表于 2013-1-30 09:08
    6 L% E2 l3 g- b' _8 Q没有做等长啊
    ' _2 {. r5 W( P7 S% I3 H6 G0 a
    多谢兄弟了!赛灵思的这款fpga不是有ddr2硬核吗?各方面匹配难道不会放松点?
  • TA的每日心情
    难过
    2023-8-4 15:25
  • 签到天数: 15 天

    [LV.4]偶尔看看III

    15#
     楼主| 发表于 2013-1-30 19:38 | 只看该作者
    rx_78gp02a 发表于 2013-1-30 09:21
    6 c$ p" z6 q- r% [- l, Q4 y8 ?% L我看你用的是xilinx的spartan6系列FPGA,你应该看看XILINX的layout GUIDE,里面写了dqs和dq的误差是最大正负 ...

    ; g' ~3 F/ S/ j! |* P0 Y) i多谢兄弟了!赛灵思的这款fpga不是有ddr2硬核吗?各方面匹配难道不会放松点?
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-23 13:50 , Processed in 0.125000 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表