找回密码
 注册
查看: 1167|回复: 8
打印 上一主题 下一主题

我是新人想学layout

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-2-4 20:05 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
有什么步骤,小本,现在做硬件工程师,由于公司有layout工程师,所以一般不用我lay 板,我主要负责指导出图,属于低速板吧: y6 r$ f$ i" J
100m以下,有时候也有1G的方案

该用户从未签到

2#
发表于 2013-2-4 20:33 | 只看该作者
既然有这么厉害了,你貌似不需要学什么了,只需要时间慢慢磨。学学工具就是高手了。。

该用户从未签到

3#
发表于 2013-2-5 09:00 | 只看该作者
硬件工程师必须会layout,不实践怎么指导,还有关于EMC、EMI的知识等等,100M以下和1G布线还是有很大差别的。建议多话,多看。

该用户从未签到

4#
发表于 2013-2-5 09:16 | 只看该作者
像常用的USB,LVDS等差分信号,和SDRAM、DDR2、DDR3这些LAYOUT规范还是要懂得;
' {+ W4 Q' z9 L/ _如果有高速信号,3W、20H等设计规范。了解一些设计规范要求等,硬件测试起来会轻松些吧~

该用户从未签到

5#
发表于 2013-2-6 04:53 | 只看该作者
硬件工程师必须要会用一种专业的layout软件,如Allegro、Mentor等,不然很多领域的东西单纯靠硬件出原理图是掌握不了的。。。如串扰之类的,只有实际做过,才能深刻领会。。。

该用户从未签到

6#
 楼主| 发表于 2013-2-19 17:19 | 只看该作者
iaiping 发表于 2013-2-6 04:53 6 ^+ H; R" U8 D$ c: P' Q
硬件工程师必须要会用一种专业的layout软件,如Allegro、Mentor等,不然很多领域的东西单纯靠硬件出原理图是 ...

5 k) {# L+ s. m& \4 z谢谢。是啊,我现在用的是allegro啊,会用,没真正画过板。只是检查,因为我现在公司的layout工程师都只是会布局,熟练。所以还是要我们硬件工程师检查。

该用户从未签到

7#
发表于 2013-2-20 09:38 | 只看该作者
会硬件的要掌握layout就简单多了,但是会layout没做过原理图的,想自己整理原理就难了...

该用户从未签到

8#
 楼主| 发表于 2013-2-25 11:20 | 只看该作者
vera 发表于 2013-2-20 09:38
; m, Q7 _+ X% F  s  g) d( c会硬件的要掌握layout就简单多了,但是会layout没做过原理图的,想自己整理原理就难了...

9 Q' e! t0 d2 o! {8 ]$ K/ u谢谢,我觉得也是。都怪自己懒。

该用户从未签到

9#
 楼主| 发表于 2013-2-25 11:21 | 只看该作者
hqg 发表于 2013-2-5 09:16
4 M4 b; k( P% x像常用的USB,LVDS等差分信号,和SDRAM、DDR2、DDR3这些LAYOUT规范还是要懂得;% n4 A$ y5 G# Q. F* l: d6 G6 J: Q4 @
如果有高速信号,3W、20H等 ...

$ h, Q# g# A/ [0 \% `一般的这样规范在IC的datasheet里一般的有layout的指导的,大概都是那样的。这个倒不难。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-2 18:41 , Processed in 0.093750 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表