找回密码
 注册
关于网站域名变更的通知
查看: 4091|回复: 3
打印 上一主题 下一主题

高速电路信号完整性仿真HyperLynx SI

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-5-4 17:09 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
信号完整性分析(SI)是现代电子设计不可缺少的组成部分。由于芯片信号翻转速度的不断加快,引发了一些有害的高速效应。随着芯片信号转换速率的加快,信号失真问题也越来越严重,这包括过冲/欠冲、振铃、毛刺、串扰和时序问题。当失真严重到一定程度的时候,就会引起系统中的逻辑出现误判。即使在信号运行频率只有几兆的PCB上也有可能出现这样的问题。
- L. }9 q/ ~1 E7 }2 i' R1 L2 w* b- R: g       硬件设计工程师、PCB设计工程师和信号完整性分析专家等都可以使用HyperLynx SI,不需要很多的软件使用培训就能快速的开始仿真分析,并得到正确的仿真结果。更重要的是它能确保设计一版成功,避免重新设计、重新布板、原型机验证和循环测试造成的资源浪费。
' i" C% b( o! a7 G: p: Q* }& j- F. Q' Y& n+ V
完备的信号完整性和电磁兼容分析套件
) o3 ?$ u0 g, m. J% w运用HyperLynx SI,您可以在整个产品开发周期中分析和验证高速问题――从早期的系统设计,一直到PCB设计完成后的验证。整个过程和在实验室使用示波器和频谱仪一样简单,而且更加经济。
4 t3 i2 m. v& K( k0 Z- C! k* K2 A. b
9 O- o2 e; A! R, I3 c, f布局布线前仿真 5 F6 @6 }9 }' l9 B- ^
布局布线前仿真允许设计者及早地分析和消除信号完整性问题,然后就可以有目的地添加约束条件、设计电路板层叠结构、优化时钟和其它关键信号的拓扑结构及端接方案。直观的拖放器件建模方式使设计者能够快速地模拟实际的电路。使用HyperLynx SI进行前仿真,可以实现:
5 X! e9 |7 {$ S6 z& E 快速建立复杂互联模型,包括IC、传输线、过孔、线缆、连接器和无源器件 # r7 P) B( f" n+ t
 集成HyperLynx 3D EM三维电磁场仿真引擎,能够实现三维过孔物理结构电磁建模 1 Q$ M  x9 F& P# W
 即时仿真,支持工业标准的IBIS模型,自带操作18000个器件模型,并且可以根据器件手册自定义模型
. Y; F+ H  [  n; A 可视化的IBIS编辑器,允许您检查并编辑IBIS模型,支持层次化自动语法检查,V/T,V/I曲线校正,图形化曲线编辑
& y) |2 c! V' Y3 p9 G 支持HSPICE、ELDO、IBIS-AMI、S参数、IBIS模型混合仿真
$ ^+ s! C) F7 e 良好的支持PCI-X、PCI-E、DDRx、SATA等热门总线标准,并提供多种FPGA设计工具包
3 C9 o; F) B% @3 U5 o3 b4 Y 提供Sweep Manager参数扫描分析功能,帮助工程师快速搜索设计空间,找到系统的边界条件 : @7 R# \0 |+ ?. c0 C" z& _, ^7 `
 精确预计串行数据的比特误码率,具有最坏情况分析和快速眼图分析功能
" F0 ~! b1 [" V0 ?+ y1 H% D5 H! p& @7 u4 x& H3 o
9 Z: ]- @- B6 u4 s0 j6 x

/ J. d' }6 w- u8 J& ~布局布线后验证 , l- `9 O) e4 Q
在布局完成后、关键网络布线完成后、整板布线完成后,我们都可以用HyperLynx SI来进行信号完整性和时序分析。 # q/ b( \6 M9 H5 C" I! k. ?
 快速全板分析功能能够扫描出整个PCB上潜在存在信号完整性问题和电磁兼容问题的网络 $ Z- H$ l9 I; t/ l$ ~% t% A9 {
 交互式分析允许您对潜在存在问题的地方进行详细的仿真分析
4 `9 N3 x: M% F! G2 v5 ^1 B 快速端接功能允许实时的添加端接器件,进行仿真分析
+ V. G* e0 z! z7 y7 ?3 P 能根据实际的布局布线信息精确预计串扰值的大小,并能将超过设计者指定的串扰门限之处显示出来
- |0 Z) Z/ [  L( p- | 强大、易用的多板仿真分析功能,支持EBD模型和连接器模型
5 x+ u$ T% s8 ~  B+ u DDRx分析套件能够对DDR、DDR2、DDR3存储系统进行全面的分析验证,包括系统时序分析验证
' Q& @8 X9 z3 m$ i" A* z& Q 能够直接输出问题网络至LineSim中进行What-If分析
' G6 ?# J. s3 j; P1 e6 Z8 n 提供与HyperLynx 3D EM的接口,能够提取复杂PCB结构的3D模型,从而实现精确的三维电磁场建模与仿真0 c( p: m/ C6 O$ G- Y2 d7 Z3 ^
2 F0 v( _( n! p: l+ l5 |

5 ^1 |) t/ j' [% i9 G5 \- w
& O" }, s: W' S) i8 PDDRx仿真分析验证
3 I* L% n( c  z5 n1 kDDRx系列的高速存储器在当今的电子系统设计中得到了广泛的使用。基于对DDRx存储系统设计与验证的复杂性考虑,HyperLynx SI提供了一套完备、集成的解决方案,采用批处理向导的方式对已完成布线设计的DDR,DDR2,DDR3高速存储系统的信号完整性和时序问题进行分析验证。 4 T1 {4 U* m' J. Z
DDRx仿真分析套件具有如下特点: $ a: {& U5 r# c2 N; x" _
 向导的方式设置参数与分析类型,简单易用 1 R1 D% K; A: U
 分析地址总线与数据总线之间的时序关系
( j( z0 l: {2 X" H3 W- v 测量时钟信号与strobe信号之间的歪斜(skew) ; _8 r8 S$ A0 n$ O
 测量所有信号的时序与信号完整性指标 : ?8 ^+ u0 W0 u$ v: J
 生成建立/保持时间报告   j9 g7 }$ ]6 @/ n. x/ _
 高级串扰分析功能 8 X" s9 p: Z, M2 N  b
0 n7 f0 n. k. T2 [. W$ Y- u
SERDES通道性能验证 ( S' H6 K* r# I; u; V
过去的几年,高速串行接口速率已经从的LVDS信号的几百兆演变为现在的10G以上。比如Xilinx公司最新的Virtex-7系列FPGA的串行接口速率可达到28Gbps,如此高的速率给串行接口的设计与验证带来了巨大的挑战。 + d5 ?, K/ |2 j, ?* A
通常,SERDES通道性能的验证是使用器件厂商提供的加密SPICE模型。这种传统的方法存在如下一些缺点:
% ^$ q3 g8 V3 T! z: s 仿真速度很慢,大型高速差分系统设计中的仿真时间不可接受 5 L" @( ?8 j" H7 E3 a6 Q
 几乎所有厂商的高速串行器件,其预加重和均衡的参数设置都比较复杂,有时需要经过几次的仿真实验才能得到一组比较可靠的参数设置
9 l. D9 T3 Z" v  G/ | 各器件厂商提供的Design Kit都是基于自己的产品所做的仿真环境。来自不同厂商提供的Design Kit有时不能很好地协同工作
! h4 G6 [+ U2 G: m% ~ 对于Gbps以上的串行差分通信系统,我们关心的是从驱动器内部锁存器输出的信号到达接收器的数据锁存器整个路径上的信号质量
7 _5 v7 h( g: y针对上述传统方法存在的一系列问题,HyperLynx SI提供FastEye和IBIS-AMI解决方案完成对SERDES通道性能的快速、精确的验证。
& H' X  q* A4 T( u. W& Q1 `' ^/ vFastEye仿真解决方案具有如下特点: 8 z# y" n. a& f5 n
 向导的方式设置参数与分析类型,简单易用
  c2 X3 U( Z4 C0 o6 T 与传统SPICE仿真相比,能够明显提高仿真速度,在数小时内仿真数十亿个bit 7 x$ ^- M4 ~, O! ]8 F, ]% o
 提供预加重与均衡控制,实现自动优化
. [% W3 Y* f  |, Q 能够产生信号通道的最坏波形信号激励 - u  g* V5 N( X6 K( @; A
 输出可视化的浴盆曲线,统计验证误码率是否达到要求 8 _: a1 z4 H: G$ Q6 L& `6 D
过去的几年,高速串行接口速率已经从的LVDS信号的几百兆演变为现在的10G以上。比如Xilinx公司最新的Virtex-7系列FPGA的串行接口速率可达到28Gbps,如此高的速率给串行接口的设计与验证带来了巨大的挑战。 通常,SERDES通道性能的验证是使用器件厂商提供的加密SPICE模型。这种传统的方法存在如下一些缺点:  仿真速度很慢,大型高速差分系统设计中的仿真时间不可接受  几乎所有厂商的高速串行器件,其预加重和均衡的参数设置都比较复杂,有时需要经过几次的仿真实验才能得到一组比较可靠的参数设置  各器件厂商提供的Design Kit都是基于自己的产品所做的仿真环境。来自不同厂商提供的Design Kit有时不能很好地协同工作  对于Gbps以上的串行差分通信系统,我们关心的是从驱动器内部锁存器输出的信号到达接收器的数据锁存器整个路径上的信号质量 针对上述传统方法存在的一系列问题,HyperLynx SI提供FastEye和IBIS-AMI解决方案完成对SERDES通道性能的快速、精确的验证。 FastEye仿真解决方案具有如下特点:  向导的方式设置参数与分析类型,简单易用  与传统SPICE仿真相比,能够明显提高仿真速度,在数小时内仿真数十亿个bit  提供预加重与均衡控制,实现自动优化  能够产生信号通道的最坏波形信号激励  输出可视化的浴盆曲线,统计验证误码率是否达到要求& R/ ]. ?! Z9 d$ W# O  I% w; W
三维电磁场建模与仿真 $ C. H9 N$ J& M, A2 ^- K
随着总线速率的不断提高,特别是进入了5GHz领域之后,非均匀互连的不连续性带来的影响变得越来越重要。对于电子电路系统来说主要有两类最基本的互连不连续: 8 s, s# ]0 S, L1 Y2 P- _/ Z# b
 PCB上不规则形状的互连对象,如:过孔、走线拐角、非均匀走线 6 S4 i4 K* Y( |! E
 IC以及PCB之间的互连结构
/ g# f6 e$ g& J( ?) j. D) x. R过去,对电路板上的均匀走线和封装使用静态或准静态场解算器进行建模。那些尺寸小、不规则形状的对象都采用近似或直接忽略的方式处理,这样的方法对于沿速率相对较慢的信号的建模与仿真已经足够了。
4 o3 }/ r! m5 p$ i! g' |! }4 G& c但是,对于那些数据率超过了5G的信号,电路板和封装的细微结构造成的不连续性将显著影响信号的质量,这将引起眼图的闭合并带来不可接受的误码率。因此,三维电磁场全波分析技术的引入成为了当今高速串行总线仿真的热点。
% U, Q7 H3 F" \8 R$ L% \9 Q$ BHyperLynx SI提供三维电磁场建模与仿真功能,具有如下一些特点: 8 p, }# B" m0 m: P" A4 K
 在Linesim中集成HyperLynx 3D EM三维电磁场仿真引擎,能够在“前端”实现三维过孔物理结构电磁建模
/ K- z2 |7 B$ U! t 提供Boardsim与HyperLynx 3D EM的接口,能够提取复杂PCB结构的3D模型,从而实现精确的三维电磁场建模与仿真 3 S; J) H& G9 B; u( @4 E5 A- s

. U% i" U& n* w$ i% x兼容的PCB设计系统   d& w, }$ V: }. ?1 U1 b& {& t, O
mentor Graphics pads Layout,Expedition PCB,Board Station 1 K9 i# K- _; z. q
cadence allegro,SPECCTRA,orcad 5 ~( `) z4 j& W% e! Z
altium protel,P-CAD 2 @% Q' ]' C/ U7 H1 n6 A8 H5 ^
 Intercept Pantheon
5 v. y. f- P( G3 ~, y: G3 IZuken CADStar,CR3000/5000PWS,Visula,Board Designer ' R6 c) x2 C; b0 @* T
支持的平台
3 v7 l" n3 [# W: q% l 32位Windows 7/Vista/XP/Server2003/2008   ?$ a  C0 Z  b  z  b
 64位Windows 7/Vista/Server2003/2008 ( Z3 m  g, `4 j" U/ K, e$ V
 32和64位 Linux RHEL 4/5 and SLES 10 7 V. y( A  P4 F$ ?" Z% O
 Solaris 10

该用户从未签到

2#
发表于 2014-10-10 17:57 | 只看该作者
不错,学习中!

该用户从未签到

3#
发表于 2014-10-20 10:56 | 只看该作者
楼主能给个教程吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-5 00:18 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表