找回密码
 注册
关于网站域名变更的通知
查看: 4835|回复: 4
打印 上一主题 下一主题

[Ansys仿真] HFSS中观察特性阻抗时TDR Options设置

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-7-16 16:53 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我在via wizard中建立了一个4层板的差分过孔模型(如图1),然后观察它的特性阻抗,扫频是0-15G,步长是50M。原先在默认的情形下(没修改TDR Options中的参数)时观察到的差分阻抗为0(如图2)。当我对TDR options中Rise Time进行设置(如图3),从原来的66.66666ps改成66.666ns后仿真结果才有点靠谱(如图4)。这个是怎么回事,这个TDR Options中的Rise Time该怎么设置,这个是与板子走线尺寸有关呢还是与扫频有关?0 D. B. C+ x6 ~0 _6 m) g
补充一下:我做的是backdrill的影响。

1.png (58.51 KB, 下载次数: 5)

图1

图1

2.png (29.89 KB, 下载次数: 0)

图2

图2

3.png (12.31 KB, 下载次数: 1)

图3

图3

4.png (32.26 KB, 下载次数: 0)

图4

图4

4ceng_backdrill.rar

58.17 KB, 下载次数: 24, 下载积分: 威望 -5

工程文件

该用户从未签到

2#
发表于 2013-7-16 22:07 | 只看该作者
Rise Time是指的信号的上升时间,如果是10G的信号,一般是35ps,plot是显示的格点,不会影响结果,设置的越少,看起来精度越高,你这个应该是短路啦

该用户从未签到

3#
 楼主| 发表于 2013-7-17 09:10 | 只看该作者
guagua2008 发表于 2013-7-16 22:07 ! F; A4 l! R% q: L, Q" y6 O
Rise Time是指的信号的上升时间,如果是10G的信号,一般是35ps,plot是显示的格点,不会影响结果,设置的越 ...
$ v3 x) E( C! @. a1 }) i
谢谢guagua2008的回答,我觉得应该是上升时间设置越小越好,上升时间短的话,才能保证在一定长度的传输线上保证信号完全通过,让它显示出来的特性阻抗趋于稳定,这样的话,我把上升时间调大图形变换也好理解,说明特性阻抗在1.4ns内还没趋于稳定。. `5 T- ?* q7 L4 b- K% y7 t! j3 H8 ~, ]2 k
但是你说短路了,这个不能理解了。这个是从Via wizard中导入的,介质和铜都是里面给的,怎么可能短路呢?望求解答!!!

该用户从未签到

4#
 楼主| 发表于 2013-7-17 12:50 | 只看该作者
不好意思,是我定义差分对的时候定义错了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-11 13:23 , Processed in 0.140625 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表