|
本帖最后由 procomm1722 于 2013-12-24 09:52 编辑 " A7 ]! T! a1 W+ ]1 f6 `6 D1 O- \$ g6 P
9 m- |+ J" f' H8 B" a6 J* b原則上是的.3 o6 p5 W: P9 ]% Q j) f# B
通常Plane 是根本不會用來走線 , 因為在該層走線的話 , 阻抗偏低 , 很容易有 SI 問題.
4 b) I: [% J1 G& w9 {, M- ^! i6 X所以有些人因為一般的層面走不下去了 , 就偷偷走一小段線在 Plane Layer 上 , 結果是造成系統不穩.: [1 o8 z6 i# y2 M& E
9 n2 O3 d4 j! j# A2 L左側設計用了 8個 Plane layer 和 2個 Conductor layer , 光是PCB製作成本比較起來就會讓人發瘋 , 更何況有需要這麼多 Plane Layer ( 包含 IN1 , In2 , In3 , In4 這四層應該是 Conductor layer )嗎? 是否瞭解 Plane Layer 和 Conductor layer 的差異? 且中間都沒有任何的 Conductor Layer , ..... 真不知他為何會做這樣的設計. 2 | ^8 x8 ]* B7 J5 J2 _6 [
" `2 l; Z( F1 \! v) J
更何況右側的設計也是亂來 , 兩層Conductor Layer ( Top , Bottom )沒問題 , 但兩個內層走線( IN1 , IN2 )卻是設成 Plane , 這不是雞同鴨講.7 |, Y$ Z3 [/ q* P
不要以為設定使用正片就沒事了 , 除非真的把 Allegro 當小畫家在使用 , 完全忽略系統設計邏輯.
! l" e6 P! u( z9 ~0 _6 q/ `, }9 G7 a: t% T
5 e1 x# m) i9 p7 S個人嚴重懷疑 , 貴司做這個設計的人和外包的 Layout House 的人到底懂不懂 Allegro ....?
% [# m3 M2 T# h: d/ l* d不是會操作就好 , 設定錯了 , 是會挖坑給自己跳的.2 ]" G2 C& ?! M) F3 Q
|
|