找回密码
 注册
关于网站域名变更的通知
查看: 1044|回复: 1
打印 上一主题 下一主题

阻抗问题求解

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-3-24 09:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
项目pcb情况如下:一片DSP加两片sdram,dsp到sdram地址和控制信号采用的是菊花链结构,数据线是经过源端匹配电阻和终端匹配电阻再到sdram,均未作等长要求,匹配电阻都是33欧姆的排阻,第一次打板走线要求的是33欧姆,改版后要求走线阻抗50欧姆,现在的情况是sdram烧不进程序了。我的疑问是:7 L- W  _" t0 V+ y% ?
1,阻抗变化会影响程序的烧录吗?
  q7 b; o; N( n6 o0 d2:两片sdram是菊花链好还是T型好?
- D2 J7 G% t3 E8 W* Q% K3:源端和终端都串接了33欧姆匹配电阻,按照单端走线50欧姆,那么做板的时候阻抗是直接做50欧姆呢还是50-33=22欧姆呢?关于阻抗的问题看了很多但还是没搞懂,芯片与走线的阻抗的关系是怎样的,望知道这方面的大侠不吝赐教!感激不尽!

该用户从未签到

2#
发表于 2014-4-26 09:12 | 只看该作者
等长蛇形线覆铜宽度和板介电系数是要经过计算才能得到阻抗阻值,终端匹配电阻是根据这些确定的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-10 10:48 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表