找回密码
 注册
关于网站域名变更的通知
查看: 1663|回复: 4
打印 上一主题 下一主题

关于过孔盖油问题的一点疑问。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-4-27 21:30 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我是PCB layout新手,希望各位不吝赐教。3 e* S1 \! [/ T* w

) h% \0 B' b" c我在画一个FPGA的pcb,bga封装,6层板,原来用的平面去耦,电容都摆在fpga周围,
% p8 i. z/ [: T$ W& i; R& c9 [3 g$ S1 X0 V* ^( n
现在我改用引脚去耦方案,去耦电容在bottom层,fpga下面。: {0 ^- V+ @3 Q- n/ `; I

/ P; _" m( \/ t+ Z" e, X& Q我将去耦电容放置在这个地方,我的默认规则是5mil线宽线距,
' C& E5 r9 V. @: X$ l& U. D( f) H& I
我像下图这样子放下去,是会有drc的,
$ F6 n% j9 Q% V& I0 P/ k5 N$ d3 k% L# ~/ n3 ^

8 |2 I% ^6 Z% O  x+ e* |7 B
* }! ?' R$ j4 E4 Z4 ?0 o我将规则改了一下:9 ]: c! `* z) n$ ~
# e$ J2 e. W4 N0 L) O+ X
8 w$ G7 f$ r; j; J
这样子就可以了,
7 A9 D" d+ |& [
1 M  d  n$ y& L) C请问,这样子生产出来,会不会有问题?有没有可能via和电容的smd焊盘短路。
# v  K7 B4 A8 j2 c8 C' k- b9 }. e# a- g7 Q9 c# D7 w+ o% w
我听说有个过孔盖油工艺,我加工的时候如果采用盖油工艺,是不是可以避免发生这样短路的可能?
# E* D" H4 y& L( x( z4 f4 X! F7 Q& k' D) t. D. P
盖油工艺有什么作用?是不是为了解决这种问题的?

该用户从未签到

2#
发表于 2014-5-5 09:42 | 只看该作者
只要在设计中保证PIN和VIA之间的间距在5MIL以上就是没有问题的。

该用户从未签到

3#
 楼主| 发表于 2014-5-7 19:08 | 只看该作者
谢谢。我没改距离约束,把焊盘直接放在了 via上,
  • TA的每日心情
    开心
    2019-11-27 15:19
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    4#
    发表于 2014-7-11 09:29 | 只看该作者
    Yu_Shuang 发表于 2014-5-7 19:08+ J. _+ K$ O0 s, M9 }! ]
    谢谢。我没改距离约束,把焊盘直接放在了 via上,
    ; I, |* a8 U% ~
    通孔是不能打在焊盘上的

    该用户从未签到

    5#
    发表于 2014-11-19 16:28 | 只看该作者
    过孔盖油的要求是导通孔的ring环上面必须用油墨覆盖,强调的是孔边缘的油墨覆盖程度。如孔边假性露铜,发红等;一般过孔0.25-0.5MM,露铜现象不明显。( B0 i) X4 v! U
    (2)过孔塞孔就是导通孔的孔里面用油墨进行塞孔制作,强调的是塞孔的质量。如塞孔后透光;阻焊塞孔能力孔径0.25~0.65mm;建议在0.3-0.6MM,较好处理;
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-21 22:15 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表