找回密码
 注册
关于网站域名变更的通知
查看: 2482|回复: 8
打印 上一主题 下一主题

[仿真讨论] 【请教】双面板ddr3设计阻抗作控制么,阻抗控制多大呢

[复制链接]
  • TA的每日心情
    开心
    2024-5-28 15:55
  • 签到天数: 44 天

    [LV.5]常住居民I

    跳转到指定楼层
    1#
    发表于 2014-6-6 09:28 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    RT。双面板ddr3,一驱二设计。请问阻抗控制有要求么,有设计经验的分享一下啊,多谢

    该用户从未签到

    2#
    发表于 2014-6-24 15:10 | 只看该作者
    用CPW控制,56ohm~60ohm就可以了。具体要根据自己的走线去调整改善信号完整性。

    该用户从未签到

    3#
    发表于 2014-6-24 17:54 | 只看该作者
    1. DDR3两层板要做出来难度不小啊,建议不要省这点钱,还是用4层的吧。
    & L9 z$ ~- ^* R! e+ o) Z: y2. 如果是两层板,由于板厚的关系,用微带线模型算出来的50~60欧姆线宽可能太宽了,你可以减小包地距离,用共面线(CPW)的模型来做,不过估计你是没有空间来包地的~~
  • TA的每日心情
    开心
    2024-5-28 15:55
  • 签到天数: 44 天

    [LV.5]常住居民I

    4#
     楼主| 发表于 2014-6-24 23:28 | 只看该作者
    肯定是共面波导控制阻抗,但是阻抗不是最主要的,主要还是芯片选型,仿真ok应该问题不大,信号需要做包地处理。阻抗50~60估计做不到。

    该用户从未签到

    5#
    发表于 2014-6-25 20:47 | 只看该作者
    我觉得你的线很难走下的,还要看主芯片好不好出线,信号应该没办法包地的,都用到DDR3了,还这么抠成本?
  • TA的每日心情
    开心
    2024-5-28 15:55
  • 签到天数: 44 天

    [LV.5]常住居民I

    6#
     楼主| 发表于 2014-6-26 09:56 | 只看该作者
    消费类的就是成本比较敏感,可以做到包地,看芯片选型可能会有一些差异。一驱二的市面上双层板设计应该是有的。

    该用户从未签到

    7#
    发表于 2014-6-26 11:39 | 只看该作者
    赶紧加层,免得浪费公司的钱!
  • TA的每日心情
    开心
    2024-5-28 15:55
  • 签到天数: 44 天

    [LV.5]常住居民I

    8#
     楼主| 发表于 2014-6-26 14:46 | 只看该作者
    呵呵,没事,本来就是弄着玩的。

    该用户从未签到

    9#
    发表于 2014-6-27 15:04 | 只看该作者
    如果出线比较顺是可以出来, 只是不要做阻抗匹配了, 外加包地,最好是每根线都用gnd隔开, 信号也是可以的
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-18 10:59 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表