找回密码
 注册
关于网站域名变更的通知
查看: 1552|回复: 6
打印 上一主题 下一主题

[Cadence Sigrity] 请教:在用candence IRdrop仿真的时候,为什么出现如图的情况

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-10-21 18:54 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教各位:
" A8 G  m/ Y) z# P6 c6 O# @在用candence IRdrop仿真的时候,U7.1pin 脚是sink端,可是在下面的图中没有U7.1,[size=14.3999996185303px]U7.2,[size=14.3999996185303px]U7.3,同时在其它的sink端U9也没有[size=14.3999996185303px]U9.1,[size=14.3999996185303px]U9.2,[size=14.3999996185303px]U9.3,请高手看看是什么情况?谢谢!
0 ]" F/ i8 Q' n7 b! W" V

1.GIF (56.69 KB, 下载次数: 1)

1.GIF

该用户从未签到

2#
发表于 2014-10-22 08:57 | 只看该作者
有很多种原因会出现你这种情况。陈述问题的时候不要只贴一张设置的图,其他一些关键设置也贴出来别人才好确定你的问题所在。你只说个pin为什么不显示出来就要别人来给解决方法...难!
. ~0 s. S: f0 q) D$ }! @8 t+ l+ _
, @" a9 A! }) b9 Wallegro PI option的 IR drop需要设置以下几部分; S5 l" H9 _$ S
pin logic要指定为POWER/GND属性) x5 t3 E: n4 a8 B
DC assignment要指定对应网络- h2 Q' Z0 ]* s6 U
power and ground没有指定对应的网络) i$ z' ]) v/ v& p7 w
8 x/ x* I% q. D

该用户从未签到

3#
 楼主| 发表于 2014-10-22 09:35 | 只看该作者
本帖最后由 Jessica2014 于 2014-10-22 09:44 编辑 " l6 T) W* r. J0 }+ ?
cousins 发表于 2014-10-22 08:579 }' l5 S' F- D6 P% G4 [
有很多种原因会出现你这种情况。陈述问题的时候不要只贴一张设置的图,其他一些关键设置也贴出来别人才好确 ...

/ A  a% s% G& W. L+ z6 }$ b4 S) G$ B1 X! @+ M

/ r8 Q$ b0 t4 N) v- e" W谢谢版主的关注与解答!情况是这样的:我用的是 allegro PCB SI GXL打开的,然后在PDN analysis下面进行的static  IR drop。
$ l7 u3 Y- ^* b; u
" m$ R9 z3 X- F( C" E
3 E5 r; ?% n/ M7 Mpin logic要指定power/GND属性:(RE)是指电路图里吗?,如果不是,请教在哪里指定?
9 e0 _7 o) }: [0 H4 QDC assignment 要指定对应网络:(RE)我只指定了我希望仿的网络(5V,-3.3v,GND)" i$ I- f1 s( y
Power and ground没有指定对应的网络:(RE)已经指定对应网络
4 _9 z( j0 s: f& v
" ]' g0 E9 Y' F/ z0 B' Y8 w/ G; ~
: k- ^. c. T+ A( b8 o8 J7 @1 V0 {$ @, B+ ^

该用户从未签到

4#
发表于 2014-10-22 09:57 | 只看该作者
1.logic-->pin type
% V; w0 k: Y3 s; `4 ^  g  o2.对应的网络是否有对应到元件的pin脚,并且已完成连接2 O" p- l& g0 e
3.那么检查下你的return path是否有对应的pin,如果没有,那么是不是中间有磁珠,电感,并非是你指定的网络。
. p2 }* S" _* ?& `6 `( Y; j% B/ B1 N

该用户从未签到

5#
 楼主| 发表于 2014-10-22 10:01 | 只看该作者
本帖最后由 Jessica2014 于 2014-10-22 10:03 编辑
3 T$ X: O# j8 K! g
cousins 发表于 2014-10-22 09:570 D( K( Y( X6 G' U9 Z7 i3 i
1.logic-->pin type
; ?2 a6 B! A% q$ s) s+ j2.对应的网络是否有对应到元件的pin脚,并且已完成连接  R6 I! y0 s5 j* L! r# {( [
3.那么检查下你的return path ...
9 s3 D0 i: |3 V8 b
3 O; B: c% ?/ {  U/ G
的确有电感!非常感谢!
. v9 }; D0 E' L- c3 }  j

该用户从未签到

6#
发表于 2018-2-2 11:58 | 只看该作者
没出现过这样情况
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 06:38 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表