找回密码
 注册
关于网站域名变更的通知
查看: 613184|回复: 16
打印 上一主题 下一主题

[Cadence Sigrity] DDR3的差分CLK之间并联一个100Ω电阻是何用意?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-3-14 16:44 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如题,在DDR3的设计中,差分CLK之间并联一个100Ω电阻是何用意?3 U, X( o: D) ?5 G; c2 q' e

7.jpg (23.59 KB, 下载次数: 19)

7.jpg

该用户从未签到

推荐
 楼主| 发表于 2018-3-14 20:18 | 只看该作者
找到答案了,分享一下,供后面的兄弟查阅。* a% s5 C( N+ V& x
因为如果一个差分信号经差分对传播到了接收终端,那么终端差分阻抗会非常大,会使信号反射回源端,这样的反射会产生噪声,一种消除反射的方式就是在两条信号线之间跨接一个电阻来匹配差分阻抗,这个电阻值必须为R=2*Z。由于单端为50Ω,因此这颗电阻的阻值为100Ω。

该用户从未签到

推荐
 楼主| 发表于 2018-3-16 20:17 | 只看该作者
GHOST 发表于 2018-3-16 18:01; X+ }& Y  }9 E1 E0 h$ G, L
实际上在做PCB时候,阻抗算的单端和差分线宽是不一样的呢?

: S! W# H' D0 h% C! b( M/ P* W! Y" t可能是因为差分是trace to trace吧,你可以用si9000仿一下,两个网络靠近的模型也没有说一定是差分,但是阻抗还是照常计算的啊。不过这只是个人看法,期待高手出现~~2 n$ F4 ~* Z& v

% ?) ^. C$ z1 K: J) z$ [$ J, z% W! X

该用户从未签到

推荐
 楼主| 发表于 2018-3-14 20:19 | 只看该作者
顺便分享一下为什么差分阻抗是单端阻抗的两倍。
9 q8 {  [9 U2 S8 S0 l2 t5 l( y7 b因为差分信号两信号之间的电压是每根信号线的两倍,而流过差分信号线的电流却与单端相同。根据欧姆定律,如果单端是50Ω,差分阻抗就是100Ω。

该用户从未签到

4#
发表于 2018-3-15 18:58 | 只看该作者
不错 学习了

该用户从未签到

6#
发表于 2018-3-16 18:01 | 只看该作者
实际上在做PCB时候,阻抗算的单端和差分线宽是不一样的呢?

点评

xyh
可能是因为差分是trace to trace吧,你可以用si9000仿一下,两个网络靠近的模型也没有说一定是差分,但是阻抗还是照常计算的啊。  详情 回复 发表于 2018-3-16 20:17

该用户从未签到

11#
发表于 2018-3-28 13:44 | 只看该作者
多謝提問與分享,學習了。

该用户从未签到

15#
发表于 2019-6-5 10:27 | 只看该作者
这样只适合速率不太高的 速率高就不适合  主要是拟制差模和共模转化
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-8 02:02 , Processed in 0.093750 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表