找回密码
 注册
关于网站域名变更的通知
查看: 3072|回复: 1
打印 上一主题 下一主题

简单Altium Designer布线和走线方法总结

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-12-16 10:09 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 mytomorrow 于 2019-12-16 10:11 编辑
6 ^1 \1 z, T" S7 U: ?5 M$ c+ R' s3 f& ^& A; h( ~
(1)布线优先次序
% `2 x- U  s8 h9 P: y: n/ |1 {键信号线优先:摸拟小信号、高速信号、时钟信号和同步信号等关键信号优先布线 9 b  |; v5 H$ x" S$ W8 o. z
密度优先原则:从单板上连接关系最复杂的器件着手布线。从单板上连线 最密集的区域开始布线
) {" k) Q9 |. C3 B% b" ]% M注意点:
) E6 D5 m# K1 N. Q+ T  C# X" Q* ]a、尽量为时钟信号、高频信号、敏感信号等关键信号提供专门的布线层,并保证其最小的回路面积。必要时应采取手工优先布线、屏蔽和加大安全间距等方法。保证信号质量。 , d! M7 K# J3 g4 V- B
b、电源层和地层之间的EMC环境较差,应避免布置对干扰敏感的信号。
; i7 S' x4 o. e5 `+ n; ~; ~c、有阻抗控制要求的网络应尽量按线长线宽要求布线。
- D/ g4 `* ^# M2 O
. I, H, H. S' H- F2 V' |(2)四种具体走线方式
, \1 p" a( V  W6 v9 b+ @1 、时钟的布线:6 j" P$ V% D- @& ]# j
时钟线是对EMC 影响最大的因素之一。在时钟线上应少打过孔,尽量避免和其它信号线并行走线,且应远离一般信号线,避免对信号线的干扰。同时应避开板上的电源部分,以防止电源和时钟互相干扰。
. R7 L9 e+ v% n# }6 j如果板上有专门的时钟发生芯片,其下方不可走线,应在其下方铺铜,必要时还可以对其专门割地。对于很多芯片都有参考的晶体振荡器,这些晶振下方也不应走线,要铺铜隔离。   b3 l7 w  q, z! {0 ]7 S4 \
* F+ a2 s; o& W* U# B
2、直角走线:! |' y1 S# {8 E$ C9 q
直角走线一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么直角走线究竟会对信号传输产生多大的影响呢?从原理上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。其实不光是直角走线,顿角,锐角走线都可能会造成阻抗变化的情况。
( p. E+ a6 t9 r6 d直角走线的对信号的影响就是主要体现在三个方面:  c" G, {" x9 f; b
一是拐角可以等效为传输线上的容性负载,减缓上升时间;
4 m' G8 P' Z% X. `! f' p二是阻抗不连续会造成信号的反射;
( g- ^( Z2 O9 h- }: p0 g2 o三是直角尖端产生的EMI。' Q9 S' v8 P# N1 E2 X) u

; e8 @8 H, N* J7 _: l8 W3、差分走线:
- l0 o# U- Y6 j* U差分信号(Differential Signal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设计.定义:通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。而承载差分信号的那一对走线就称为差分走线。5 M2 U( O; R- b# q
1 D' H* \% U2 w6 N) m
差分信号和普通的单端信号走线相比,最明显的优势体现在以下三个方面:* i$ S( `& ]9 H, I7 h
     a.抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完全抵消。" w& R5 J) N+ t! x$ t) j
    b.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。
: b9 B* x0 [8 l; G* m    c.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。目前流行的LVDS(low voltage differential signaling)就是指这种小振幅差分信号技术。
: D0 C4 x) d% J( R+ Z
# ?* n+ W9 ]( {对于PCB工程师来说,最关注的还是如何确保在实际走线中能完全发挥差分走线的这些优势。也许只要是接触过Layout的人都会了解差分走线的一般要求,那就是“等长、等距”。5 I6 s6 o3 F" F+ V- j6 z) T# V
等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距则主要是为了保证两者差分阻抗一致,减少反射。“尽量靠近原则”有时候也是差分走线的要求之一。' A; x; U0 ]& u$ v9 y" ]

# l5 \( n, \: D0 B4、蛇形线:
& n+ c6 ~9 u, |+ A蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了调节延时,满足系统时序设计要求。设计者首先要有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用。但实际设计中,为了保证信号有足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故意进行绕线。0 p4 H- k. k0 ~3 E' _" ^
注意点:
* n$ q2 R+ H- W6 a, h- Q8 y成对出现的差分信号线,一般平行走线,尽量少打过孔,必须打孔时,应两线一同打孔,以做到阻抗匹配。
7 ?4 n- w8 F9 M& @3 O" d; a相同属性的一组总线,应尽量并排走线,做到尽量等长。从贴片焊盘引出的过孔尽量离焊盘远些。8 E6 u) ^. O% s% f0 r3 o

) n9 w) B: p2 _1 ~7 D+ C
7 E' L) F& ~' F. r0 X" }(3)布线常用规则
3 |: t" N9 q7 O1、走线的方向控制规则: ' C9 `. Y( y3 A# d7 R3 l) a
即相邻层的走线方向成正交结构。避免将不同的信号线在相邻层走成同一方向,以减少不必要的层间窜扰;当由于板结构限制(如某些背板)难以避免出现该情况,特别是信号速率较高时,应考虑用地平面隔离各布线层,用地信号线隔离各信号线。
6 Q# W; h' K* Y5 O/ a3 U0 J
* B9 B, _5 W1 w" K3 b: O. [1 E
3 L5 [8 ]- E1 ?( ^2、走线的开环检查规则:
, w: E# \0 a* n$ i5 h  `一般不允许出现一端浮空的布线(Dangling Line), 主要是为了避免产生"天线效应",减少不必要的干扰辐射和接受,否则可能带来不可预知的结果。 % A0 |" x  ~1 W4 @, q* y# v

1 L% h7 V  J) F1 P% }/ {. P* o
5 A* t8 r4 N6 m8 u9 A3、阻抗匹配检查规则:
0 W1 Y% L$ q1 l) b同一网络的布线宽度应保持一致,线宽的变化会造成线路特性阻抗的不均匀,当传输的速度较高时会产生反射,在设计中应该尽量避免这种情况。在某些条件下,如接插件引出线,BGA封装的引出线类似的结构时,可能无法避免线宽的变化,应该尽量减少中间不一致部分的有效长度。
; \, }6 D6 ?! X% M. {1 K0 M
' z  v3 T- E/ k  R7 F7 o
7 q7 S6 W3 K- {7 N, I0 k7 `4、走线长度控制规则: 5 ]6 v! `) {$ f6 g5 C3 o
即短线规则,在设计时应该尽量让布线长度尽量短,以减少由于走线过长带来的干扰问题,特别是一些重要信号线,如时钟线,务必将其振荡器放在离器件很近的地方。对驱动多个器件的情况,应根据具体情况决定采用何种网络拓扑结构。 ; f8 }& \& T& V" a
! Q7 o, e" p, O1 }" |) [3 l
* q: I2 Q0 G& L
5、倒角规则: ! @. q5 P) G$ Q' {5 N- _
PCB设计中应避免产生锐角和直角, 产生不必要的辐射,同时工艺性能也不好。
+ ?/ D( B  a5 S" K. A/ H / |& P) t' g9 L0 X. a3 K5 e

" ~( N9 l% E( N8 o4 r, E( ~6、器件去藕规则: / I! }. O8 l( j
A. 在印制版上增加必要的去藕电容,滤除电源上的干扰信号,使电源信号稳定。在多层板中,对去藕电容的位置一般要求不太高,但对双层板,去藕电容的布局及电源的布线方式将直接影响到整个系统的稳定性,有时甚至关系到设计的成败。
) R& v1 Q/ x4 I% w! A6 zB. 在双层板设计中,一般应该使电流先经过滤波电容滤波再供器件使用。 * c* C# e+ a- b0 k! x/ \
C. 在高速电路设计中,能否正确地使用去藕电容,关系到整个板的稳定性。 ; W5 t9 P9 T2 o

  f5 @& _- e4 Q7 h9 k# y. I8 Y2 ?: ~- g  q6 S. C4 @8 N
7、器件布局分区/分层规则: 0 e, ~. p: R: e& ~: c
A. 主要是为了防止不同工作频率的模块之间的互相干扰,同时尽量缩短高频部分的布线长度。
9 u# e; Y8 Q/ J( z1 Z/ VB. 对混合电路,也有将模拟与数字电路分别布置在印制板的两面,分别使用不同的层布线,中间用地层隔离的方式。   U1 Z- j# N& N
6 T$ F, \: I# l1 w4 ^
2 j  a! @, X0 k* u
8、地线回路规则:
5 b" r; A# _1 G3 ?, X3 Z# W环路最小规则,即信号线与其回路构成的环面积要尽可能小,环面积越小,对外的辐射越少,接收外界的干扰也越小。
5 d; f6 L4 L; t- ^0 b7 i
0 {6 S/ x, I- J" L7 S+ t6 x* \/ ?9 e: g& U) l
9、电源与地线层的完整性规则: 2 I. {- D3 d2 x2 |  M3 Y" k) d
对于导通孔密集的区域,要注意避免孔在电源和地层的挖空区域相互连接,形成对平面层的分割,从而破坏平面层的完整性,并进而导致信号线在地层的回路面积增大。 $ R* c/ d  \0 n. X4 C
8 D5 Z* d3 @' k1 L( N

3 \4 g7 N! E6 t: o/ D10、3W规则:
% d6 ?* x' k8 d* e" s为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰,称为3W规则。如要达到98%的电场不互相干扰,可使用10W的间距。! B3 h" o2 ^$ {1 {2 `" g* P

' ]* F$ [. `. T( Q  J& A* z+ V0 T
$ s  b, [* f: H6 x3 p! q5 ^11、屏蔽保护4 N% U% E/ _6 q
对应地线回路规则,实际上也是为了尽量减小信号的回路面积,多见于一些比较重要的信号,如时钟信号,同步信号;对一些特别重要,频率特别高的信号,应该考虑采用铜轴电缆屏蔽结构设计,即将所布的线上下左右用地线隔离,而且还要考虑好如何有效的让屏蔽地与实际地平面有效结合。
# w. O' [9 d' ^, F& K# D
- ^: J  q, {& c- m! u6 x" r3 @! ?1 E* H8 m
12、走线终结网络规则:& S8 Q: A- X: L1 o' M  i- j2 l
在高速数字电路中, 当PCB布线的延迟时间大于信号上升时间(或下降时间) 的1/4时,该布线即可以看成传输线,为了保证信号的输入和输出阻抗与传输线的阻抗正确匹配,可以采用多种形式的匹配方法, 所选择的匹配方法与网络的连接方式和布线的拓朴结构有关。
' W& f+ {6 H: K% V* \  bA. 对于点对点(一个输出对应一个输入) 连接, 可以选择始端串联匹配或终端并联匹配。前者结构简单,成本低,但延迟较大。后者匹配效果好,但结构复杂,成本较高。& c3 M9 b& n# f
B. 对于点对多点(一个输出对应多个输出) 连接, 当网络的拓朴结构为菊花链时,应选择终端并联匹配。当网络为星型结构时,可以参考点对点结构。星形和菊花链为两种基本的拓扑结构, 其他结构可看成基本结构的变形, 可采取一些灵活措施进行匹配。 在实际操作中要兼顾成本、 功耗和性能等因素, 一般不追求完全匹配,只要将失配引起的反射等干扰限制在可接受的范围即可。
( V' s7 V0 s1 F' G: n- z , N% H) n, m) n. E) I" E' X

4 W3 n6 Z6 F4 S13、走线闭环检查规则:
. v% h, S5 Z5 o. `: C4 Z1 D3 v防止信号线在不同层间形成自环。 在多层板设计中容易发生此类问题, 自环将引起辐射干扰。 ) ~$ w* z1 D3 t
6 t) e0 U  d  V0 e! \  w' t9 h

5 O# Z; a0 }3 a14、走线的分枝长度控制规则:
5 I0 g2 a8 [6 F+ a3 a尽量控制分枝的长度,一般的要求是Tdelay<=Trise/20。
" Z, p4 A" T# q( [+ c+ T , ?/ X9 Z1 F* {$ U* O

7 X7 x  C% f+ `' F) R15、走线的谐振规则:9 g9 u# M, H! H+ Y9 s3 Z# @" ?7 W
主要针对高频信号设计而言, 即布线长度不得与其波长成整数倍关系, 以免产生谐振现象。
# A7 P1 @4 i$ g" u0 k( G, E : v/ n- S2 ?: m8 Q! P; q& @) k) a8 K

- H0 ?/ L. @; @16、孤立铜区控制规则:
  I1 o# y. U! a$ u; \" s9 }# ^孤立铜区的出现, 将带来一些不可预知的问题, 因此将孤立铜区与别的信号相接, 有助于改善信号质量,通常是将孤立铜区接地或删除。 在实际的制作中, PCB厂家将一些板的空置部分增加了一些铜箔,这主要是为了方便印制板加工,同时对防止印制板翘曲也有一定的作用。
1 |  H0 z: S& ?! `, m
$ v/ [( x3 T' t2 v: \% E$ H
9 p2 D0 M: V' @* Q( t17、重叠电源与地线层规则:
& `2 q8 _( Q4 ]3 D' k不同电源层在空间上要避免重叠。 主要是为了减少不同电源之间的干扰, 特别是一些电压相差很大的电源之间, 电源平面的重叠问题一定要设法避免, 难以避免时可考虑中间隔地层。 . L9 L0 h, m. R7 i/ h1 h% k; j
, C: W# |6 ^2 |7 I4 R

8 `# D# D9 \4 ~7 k18、20H规则:0 n% D/ h5 m$ v. d; T
由于电源层与地层之间的电场是变化的, 在板的边缘会向外辐射电磁干扰。 称为边沿效应。
: {% N. T0 J4 A' W解决的办法是将电源层内缩, 使得电场只在接地层的范围内传导。 以一个H(电源和地之间的介质厚度)为单位,若内缩20H则可以将70%的电场限制在接地层边沿内;内缩100H则可以将98%的电场限制在内。 " l  B; F! T; N. ?9 r" Y
( A9 \  s- w& E  b1 H+ m

7 T5 s% B9 g6 O9 P+ I9 [" v(4)其他, z4 e5 P; F: I; @8 Z4 m( a
对于单双层板电源线应尽量粗而短。电源线和地线的宽度要求可以根据1mm的线宽最大对应1A 的电流来计算,电源和地构成的环路尽量小。
* ^  J' f0 I) k9 ~" N" c$ A # I; z$ [+ A+ X, \$ _: e

9 Y/ t5 d& ~+ o6 E" Q4 \7 K为了防止电源线较长时,电源线上的耦合杂讯直接进入负载器件,应在进入每个器件之前,先对电源去藕。且为了防止它们彼此间的相互干扰,对每个负载的电源独立去藕,并做到先滤波再进入负载。
, {5 @4 e, f9 V
9 u' r8 G" P! U6 o( i0 O  |: V1 q5 c2 C
1 S9 t6 j: u+ t& S/ ]8 r' M7 f

4 L9 q. w" O" v2 _1 [
  • TA的每日心情

    2019-11-29 15:37
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2019-12-16 18:39 | 只看该作者
    不错的一份分享
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-10 19:10 , Processed in 0.140625 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表