|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目前常见的封装有两种,一种是电动玩具内常见的,黑色长得像蜈蚣的 DIP 封装,另一为购买盒装 CPU 时常见的 BGA 封装。; O! P1 O0 r8 k; `( d% ^
1 E6 X& E9 X4 A! m# Q4 p7 }
告诉你什么是封装$ ~. w: c: z; p4 B7 ^
/ {( D5 C! G4 ]3 m: U: f U
. a0 I: E: ^% o( f1 T0 V经过漫长的流程,从设计到制造,终于获得一颗 IC 芯片了。然而一颗芯片相CPU 使用的 PGA(Pin Grid Array;Pin Grid Array)或是 DIP 的改良版 QFP(塑料方形扁平封装)等。因为有太多种封装法,以下将对 DIP 以及 BGA 封装做介绍。
2 [. s4 K, \+ Q) Z8 N/ g
7 P4 N. P* R& y, W$ e5 M+ s `6 z传统封装,历久不衰9 V- | }1 Y3 V8 q( A$ j
r1 H! I* P1 ^( P! K首先要介绍的是双排直立式封装(Dual Inline Package;DIP),从下图可以看到采用此封装的 IC 芯片在双排接脚下,看起来会像条黑色蜈蚣,让人印象深刻。此封装法为最早采用的 IC 封装技术,具有成本低廉的优势,适合小型且不需接太多线的芯片。但是,因为大多采用的是塑料,散热效果较差,无法满足现行高速芯片的要求。因此,使用此封装的,大多是历久不衰的芯片,如下图中的 OP741,或是对运作速度没那么要求且芯片较小、接孔较少的 IC 芯片。/ @3 s4 P. `# W& T7 C4 p$ ~+ O
, s- p# v( \5 ]4 j4 M
至于球格阵列(Ball Grid Array,BGA)封装,和 DIP 相比封装体积较小,可轻易的放入体积较小的装置中。此外,因为接脚位在芯片下方,和 DIP 相比,可容纳更多的金属接脚。相当适合需要较多接点的芯片。然而,采用这种封装法成本较高且连接的方法较复杂,因此大多用在高单价的产品上。
( U% A3 F& z, U0 a1 p/ {' k) I$ v/ h% I7 G% Z% B$ h
行动装置兴起,新技术跃上舞台& k: A9 n- H4 l3 P; A! J
' ?, E% w' P9 {6 U0 {
然而,使用以上这些封装法,会耗费掉相当大的体积。像现在的行动装置、穿戴装置等,需要相当多种元件,如果各个元件都独立封装,组合起来将耗费非常大的空间,因此目前有两种方法,可满足缩小体积的要求,分别为 SoC(System On Chip)以及 SiP(System In Packet)。
% U( q; |7 m5 e6 J# g7 q. d4 c3 _+ y3 t
在智能手机刚兴起时,在各大财经杂志上皆可发现 SoC 这个名词,然而 SoC 究竟是什么东西?简单来说,就是将原本不同功能的 IC,整合在一颗芯片中。根据这个方法,不单可以缩小体积,还可以缩小不同 IC 间的距离,提升芯片的计算速度。至于制作方法,便是在 IC 设计阶段时,将各个不同的 IC 放在一起,再透过先前介绍的设计流程,制作成一张光罩。4 ?( n1 m* x( ~' l! a* H# U
6 a `% c7 W- _& g8 g6 m
然而,SoC 并非只有优点,要设计一颗 SoC 需要相当多的技术配合。IC 芯片各自封装时,各有封装外部保护,且 IC 与 IC 间的距离较远,比较不会发生交互干扰的情形。但是,当将所有 IC 都包装在一起时,就是噩梦的开始。IC 设计厂要从原先的单纯设计 IC,变成了解并整合各个功能的 IC,增加工程师的工作量。此外,也会遇到很多的状况,像是通讯芯片的高频讯号可能会影响其他功能的 IC 等情形。
4 z$ |7 H5 `1 ]8 ?' i3 L2 G" e1 Q/ B1 f& H
此外,SoC 还需要获得其他厂商的 IP(intellectual property)授权,才能将别人设计好的元件放到 SoC 中。因为制作 SoC 需要获得整颗 IC 的设计细节,才能做成完整的光罩,这同时也增加了 SoC 的设计成本。" ], F0 U, Y' A* K
3 K1 R, n. h0 v6 ]2 b0 `折衷方案,SiP 现身
$ |1 _( }" x6 r* \# k& K Y& K1 x& j+ L* |3 c
作为替代方案,SiP 跃上整合芯片的舞台。和 SoC 不同,它是购买各家的 IC,在最后一次封装这些 IC,如此便少了 IP 授权这一步,大幅减少设计成本。此外,因为它们是各自独立的 IC,彼此的干扰程度大幅下降。1 O: N7 w. k# J& x/ o' J. Z
* Z( Q3 c! k, K$ v1 c9 [7 l
采用 SiP 技术的产品,最着名的非 Apple Watch 莫属。因为 Watch 的内部空间太小,它无法采用传统的技术,SoC 的设计成本又太高,SiP 成了首要之选。由于 SiP 技术,不单可缩小体积,还可拉近各个 IC 间的距离,成为可行的折衷方案。下图便是 Apple Watch 芯片的结构图,可以看到相当多的 IC 包含在其中。" o5 I3 M# J' A# G: F. A1 @* B. H
. T; b( \. d. c( O* O9 v
: [% j/ T3 C2 u' G8 a% @4 Q) ~* I' W% Q7 @6 W( p
▲ Apple Watch 中采用 SiP 封装的 S1 芯片内部配置图! D. p2 L8 c1 a( e
( X5 T& B" @: x5 i完成封装后,便要进入测试的阶段,在这个阶段便要确认封装完的 IC 是否有正常的运作,正确无误之后便可出货给组装厂,做成我们所见的电子产品。至此,半导体产业便完成了整个生产的任务。0 G+ \& o$ F$ \4 u$ F
|
|