|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 congbupt 于 2011-9-23 17:09 编辑 ( p1 H5 L9 u! |! ?" a9 h
: U1 `4 w9 l1 q, c( ~: ]小弟有个关于DDR2阻抗匹配的问题,想请教做板子的大牛。大家都知道,做DDR2的时候都加个源端端接电阻,通常有22欧或33欧的,这个根据仿真确定的。目前我见到两种形式,有点疑问,还请有经验的大神指导啊:
, o. ~, y. Z. S3 ^
; J( i& G) \4 ~$ W. b2 X1、见过没有加源端端接电阻的,他们说在加工板子的时候,让加工厂对单端线进行调整了,做成了50欧的匹配,这种方法可行吗?
) W ~1 Z: O. O. a2 Y
+ T' W- P8 f9 C, ^# ]7 p0 `* L
0 d3 ] m7 ]8 z( z$ N- f2、更常见的是加上远端端接电阻,那么以后加工板子的时候,单端线的阻抗还要匹配成50欧吗?就是要不要让工厂对这个线做50欧的匹配;
! w ]1 \" m6 O4 F, s
# f6 i7 M. Q- T/ `& S" y$ y1 O, \3 J" |/ h' B. o
板子的整体阻抗50欧。 |
|