|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
今天收拾电路板,发现一块集成MOSFET的Buck电源的Demo板,虽然电路很简单,但是布局颇有教科书的意味。
6 s8 r' q: C( x" n
6 A; m1 b3 x3 o. K; b- l6 P在电路设计的时候,这个2A~10A这个范围内的DCDC一般都采用这种电源解决方案。所以分享一下这个电路的设计要点:- \4 Y# O0 `# ^" ~ s
9 k I( _/ X6 ?; l. T/ `1、Phase平面9 a) L2 ?9 x# h) k3 {' g) J* d) y. {
2 @ o! X" @. W8 L
Phase平面,即电感与电源IC链接的平面,是最脏的信号(大电流、高电压跳变、强干扰);满足通流的情况下面积尽可能的小,减小其对外界的干扰和辐射。
1 R* I5 A; L. C. ]2、环路补偿等小信号; Y1 ?' _* d& ^! T
' `& y' ~" Q! L) F2 I4 g, d+ H/ Y. L) I k: G, R
环路补偿等小电流信号,电路的环路尽可能的小,通过减小面积,减小外部干扰的磁通量,减小受干扰的程度,保证信号的稳定性和信噪比。
( O# x' ]2 ]+ B3 m' t0 S# ]4 e5 \' D1 m8 J, K% N6 T* L4 R" j8 }
* z; q# Z) ^3 F& g g; c- G7 \3 q1 r; S0 _& c3 { X
总结:强干扰信号(Phase平面)好比厕所、小信号电路(环路补偿)比作厨房。% l) ]! d5 n# s" x. B, ^ m! \+ F& b1 x9 e' h: c: V
我们在PCB设计的时候,原则就是要保护好厨房,防止厕所干扰过来;电源设计如此,其他的电路设计也是如此。
" H" t0 R0 z7 Q. w, Q4 \3 ^+ g% N" z" |3 {
8 ]% {, Y3 H4 ~这款芯片,曾经碰过一个案例,由于芯片设计时,把EN管脚与Phase管教靠近放置;EN非常容易受到Phase的干扰,在EN上能够测试出开关频率的噪声。PCB设计的时候,需要减少这两个信号的平行走线,尽可能的增大间距,否则概率性发生EN被干扰,导致电源勿关断。(好比厕所的味道窜到厨房的感觉)。& w" J/ b0 c/ b8 R6 E7 S
同时,我们也可以在EN管脚上面下拉电容到低,进行滤波。
3 o0 u* \) E6 L* d( P0 j7 j& ` |
|