找回密码
 注册
关于网站域名变更的通知
查看: 255|回复: 1
打印 上一主题 下一主题

射频PCB电路板的抗干扰设计

[复制链接]
  • TA的每日心情
    开心
    2023-12-7 15:59
  • 签到天数: 75 天

    [LV.6]常住居民II

    跳转到指定楼层
    1#
    发表于 2023-6-8 15:13 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    本帖最后由 瑞兴诺pcb 于 2023-6-8 15:15 编辑 . A6 G: z( q0 k9 P) d
    7 V3 I3 {: k' H1 E; C! C
    射频PCB电路板的抗干扰设计
    : B9 i  S) D2 a3 p9 x5 K: j
    8 r2 X) y- k2 i6 R. r8 g
      Z) p0 P3 k  ]+ u$ P8 B
        ( 以下文字均从网络转载,欢迎大家补充,指正。)
    ' ^) }6 J+ z5 A3 ]1 L/ [    跟着电子通信技术的开展,无线射频电路技术运用越来越广,其间的射频电路的功能目标直接影响整个产品的质量,射频PCB电路板的抗干扰规划关于减小系统电磁信息辐射具有重要的含义。射频电路板的密度越来越高,射频PCB印制电路板规划的好坏对立干扰影响很大,同一电路,不同的射频PCB印制电路板规划结构,其功能目标会相差很大。电磁干扰信号假设处理不妥,或许形成整个电路系统的无法正常作业,因此怎样防止和按捺电磁干扰,前进电磁兼容性,就成为规划射频电路板时的一个非常重要的课题。
    ! S+ F# k5 I' j: e& r$ I3 {* T' b5 [0 ]; T3 S

    ( l+ p  l9 C+ w  _5 ]1 x    电磁兼容性EMC是指电子系统在规矩的电磁环境中依照规划要求能正常作业的才华。电子系统所受的电磁干扰不只来自电场和磁场的辐射,也有线路公共阻抗、导线间耦合和电路结构的影响。在研制规划电路时,希望规划的印制电路板尽或许不易受外界干扰的影响,而且也尽或许小地干扰影响其他电子系统。/ t5 H  l2 s7 G6 V2 N
    5 E; u. `  I* c& X8 G* Z
    + `& o4 Y- e6 _' _; p5 h0 l
        规划PCB板首要的任务是对电路进行分析,确认关键电路。这就是要辨认哪些电路是干扰源,哪些电路是活络电路,澄清干扰源或许通过什么途径干扰活络电路。射频电路作业频率高,干扰源主要是通过电磁辐射来干扰活络电路,因此射频电路板抗干扰规划的目的是减小PCB板的电磁辐射和PCB板上电路之间的串扰。
    3 g7 i- H: q4 C  H! p3 I1 g; s8 q: f

    2 l+ ]/ J1 S- a3 m1 M
    ( y& E5 Z6 t3 v0 H7 q4 h; `* E
    - w) m1 r( [3 ~3 _; ?

    % D% G4 g% i9 C- [2 n0 Z$ ]
    5 w. K2 {5 I; V1 g6 |
        1、射频电路板规划
    0 g" X7 h$ _( @: G3 I( i! q
    2 h( A1 ^8 C4 e7 V  f) I$ Y
    ' `( I2 G3 E& f9 }7 D4 a2 b
        1.1元器材的布局
    7 \! Z7 |$ ]$ ^7 Q8 R9 w2 d4 r+ y9 w* M. p/ \

    ! C3 p. _, C, G" K    由于SMT一般选用红外炉暖流焊来实现元器材的焊接,因此元器材的布局影响到焊点的质量,从而影响到产品的成品率。而关于射频电路板规划而言,电磁兼容性要求每个电路模块尽量不产生电磁辐射,而且具有必定的抗电磁干扰才华,因此元器材的布局也影响到电路本身的干扰及抗干扰才华,直接关系到所规划电路的功能。故在进行射频电路板规划时除了要考虑一般PCB规划时的布局外,主要还须考虑怎样减小射频电路中各部分之间的互相干扰、怎样减小电路本身对其他电路的干扰以及电路本身的抗干扰才华。
    , ~$ n  j( O' F/ X
    ) R0 [' d+ w# t! m! Q- V; J% r+ j4 O

    5 {) e# E- u4 ^9 k  M" ~' R    根据阅历,射频电路效果的好坏不只取决于射频电路板本身的功能目标,很大部分还取决于与CPU处理板间的互相影响,因此在进行射频电路板规划时,合理布局显得尤为重要。布局的总原则是元器材应尽或许同一方向摆放,通过挑选射频PCB电路板进入熔锡系统的方向来减少甚至防止焊接不良的现象;根据阅历元器材间最少要有0.5mm的间隔才华满意元器材的熔锡要求,若PCB板的空间容许,元器材的间隔应尽或许宽。关于双面板一般应规划一面为SMD及SMC元件,另一面则为分立元件。5 v6 @0 N9 u% J0 p% t* M

    ; c8 U: U0 v7 {2 x2 s: E

    7 h) @  f/ O) K* J# U    射频电路板布局中应留意:
    5 c. v9 _$ v  x; J, a4 ^7 O" s5 Z( ]
    # k, e" K5 x2 m: F, \2 |% k
        ①首要确认与其他PCB板或系统的接口元器材在射频PCB印制电路板上的方位,有必要留意接口元器材间的协作问题(加元器材的方向等);" B7 L$ u! e0 _

    0 x( |$ r( R) P7 w
    ; U4 A4 R% w& E+ L# r# ^
        ②根据单元电路在运用中对电磁兼容性活络程度不同进行分组。关于电路中易受干扰部分的元器材在布局时还应尽量避开干扰源(比方来自数据处理板上CPU的干扰等);2 O+ t' V3 Q0 \* y
    7 \( v7 ]% N" U6 N' e8 T

    3 [7 l8 K$ G! Z& l7 }: p    ③由于掌上用品的体积都很小,元器材间摆放很紧凑,因此关于体积较大的元器材,有必要优先考虑,确认出相应方位,并考虑互相间的协作问题;- X, Z2 _; t% i/ g% |' V; a

    / R+ f1 D: w. i0 i0 u

    ) `  k) w- a) Y/ v# U    ④仔细分析电路结构,对电路进行分块处理(加高频扩展电路、混频电路及解调电路等),尽或许将强电信号和弱电信号分隔,将数字信号电路和仿照信号电路分隔,完结同一功能的电路应尽量安排在必定的规划之内,然后减小信号环路面积;各部分电路的滤波网络有必要就近衔接,这样不只可以减小辐射,而且可以减少被干扰的机率,前进电路的抗干扰才华。
    : S- y4 `+ J2 T( P$ Y: ?* o: R; m: U1 o: ~6 p) M' b

    + M* w: T' P2 c3 E! \/ T1 l& E6 q: }7 r( p7 _" n5 o; O$ j% S' e6 V
    4 p6 c! S' C) f3 X. q
        1.2布线
    . J  `  P' G- A% ]1 _' c" ?; |. y, W: I6 L( N9 _

    ' M! u6 ]' F/ v5 ?, P7 w9 d    在根本完结元器材的布局后,就可开始布线了。布线的根本原则为:在组装密度容许情况下,尽量选用低密度布线规划,而且信号走线尽量粗细一起,有利于阻抗匹配。
    8 O; c! j! z0 y/ J
    # p/ r1 r7 P/ h; U

    $ h$ n! N0 N9 ~# ]    关于射频电路,信号线的走向、宽度、线间隔的不合理规划,或许形成信号传输线之间的穿插干扰;其他,系统电源本身还存在噪声干扰,所以在规划射频电路板时必定要概括考虑,合理布线。布线时,所有走线应远离PCB板的边框2mm左右,防止PCB板制造时形成断线或有断线的风险。- K- m2 M2 G3 R3 x/ {. e3 P

    # y  J5 A1 k/ c4 H+ {/ x" v

    $ w7 g7 n. |/ K. S) n) W- Y    电源线要尽或许宽,以减少环路电阻,一起使电源线、地线的走向和数据传递的方向一起,以前进抗干扰才华;所布信号线应尽或许短,并尽量减少过孔数目;各元器材间的连线越短越好,以减少散布参数和互相间的电磁干扰;对不相容的信号线应尽量互相远离,且尽量防止平行走线,而在正反两面的信号线应互相垂直;布线时在需求拐角的当地应以135°角为宜,防止拐直角。2 z" W+ {' Y8 ]5 t7 L
    ; O  u0 ]9 B$ A" A

    5 S3 r) c9 w7 y4 V    布线时与焊盘直接相连的线条不宜太宽,走线应尽量脱离不相连的元器材,防止短路;过孔不宜画在元器材上,且应尽量远离不相连的元器材,防止在高频微波射频电路板生产中呈现虚焊、连焊、短路等现象。在射频电路板规划中,电源线和地线的正确布线显得特别重要,合理的规划是打败电磁干扰的最重要的手段。5 c+ ?, L. j/ ^+ w

    $ |, t3 T) U) B5 k0 R+ B; b
    ( w$ ]: g5 V- P4 |  ?+ h! r8 j
        PCB板上相当多的干扰源是通过电源和地线产生的,其间地线引起的噪声干扰最大。地线简单构成电磁干扰的主要原因在于地线存在阻抗。当有电流流过地线时,就会在地线上产生电压,然后产生地线环路电流,构成地线的环路干扰。当多个电路共用一段地线时,就会构成公共阻抗耦合,然后产生所谓的地线噪声。
    9 k  p3 r. O; F- }
    - ]2 r- J1 [+ ^* a

    6 a4 d+ `: x- d! y    因此,在对射频电路板的地线进行布线时应该做到:
    & H8 J9 \+ S: U( o- z4 X0 T& q2 d% J) u- o3 B4 k) ?
    ( L- A% \1 a5 w
        ①对电路进行分块处理时,射频电路根本上可分红高频扩展、混频、解调、本振等部分,要为各个电路模块供应一个公共电位参考点,即各模块电路各自的地线,这样信号就可以在不同的电路模块之间传输。然后,汇总于射频电路板接入地线的当地,即汇总于总地线。由于只存在一个参考点,因此没有公共阻抗耦合存在,然后也就没有互相干扰问题;* h. K" v6 O+ E% x

    ; }6 o: I# ?0 L9 x8 d2 }
    5 f0 V0 [- z3 ]; m5 e8 q* `4 o% {
        ②数字区与仿照区尽或许以地线进行阻隔,而且数字地与仿照地要别离,最后接于电源地;
    2 s- P5 ~3 T4 D: [/ z3 Z
    : \# P  E, X$ }5 h9 Z
    1 e# g$ f) v# q" ~+ y) ~4 a4 A
        ③在各部分电路内部的地线也要留意单点接地原则,尽量减小信号环路面积,并与相应的滤波器电路的地线就近相接;4 ?0 C+ k7 X7 y( [, i) n' z& ?1 R
    2 q8 s# @$ g1 L3 H4 Q

    2 N: Z8 W9 T  R2 k& q2 T    ④在空间容许的情况下,各模块之间最好能以地线进行阻隔,防止互相之间的信号耦合效应。, [8 v: y: X+ F: @8 w5 H' D
    1 l4 N1 b- w2 [0 k
  • TA的每日心情
    开心
    2023-6-12 15:40
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2023-6-8 15:28 | 只看该作者
    射频线最好用50欧姆的阻抗
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-18 15:23 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表