找回密码
 注册
关于网站域名变更的通知
查看: 956|回复: 25
打印 上一主题 下一主题

Cadence PCB绘制中,测试点如何设置?

[复制链接]
  • TA的每日心情
    奋斗
    2025-6-4 15:46
  • 签到天数: 78 天

    [LV.6]常住居民II

    跳转到指定楼层
    1#
     楼主| 发表于 2024-10-24 11:08 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    在绘制PCB的时候,我发现需要添加测试点,但在原理图设计时没有添加,所以我在PCB绘制中,是自己手动添加的,在allegro 的Tools-Manufacture-Testprep中手动添加测试点;
      Z4 i8 M; Z8 h# e) }' F8 u但是,按照这样的方法添加之后,打印PCB的时候,发现测试点上面会有绿油,这样的话,这个就不是测试点了,因为表笔点不了。所以,不知道是否添加错误了,想请教一下各位专家们。' x0 m5 N* l& b9 [1 i* j( H: k

    2 d& Z2 h4 J  v: o
    ( A! [/ ^0 S. z3 a- G! Q- l或者说,我这种方法错误,还有其它添加测试时的方法吗?+ d# A0 X$ P$ k6 B. W

    - S& X, b& ]' O* A' B(PCB小白,还不懂这些,谢谢大家了)
    3 J3 D6 G( n+ E4 K
    7 K' g3 _7 x5 H, y: r

    Test Point.png (20.65 KB, 下载次数: 0)

    Test Point.png

    Test Point2.png (126.27 KB, 下载次数: 0)

    Test Point2.png
  • TA的每日心情
    慵懒
    2024-5-7 15:27
  • 签到天数: 2 天

    [LV.1]初来乍到

    推荐
    发表于 2024-10-24 17:35 | 只看该作者
    Shieh 发表于 2024-10-24 13:50" I, H8 Y7 R! G6 v
    设置SOLDERMASK_TOP比pastemask_TOP大4mil(左右,6mil也ok)  A  `8 s  x+ [% v  r, G
    话说,出光绘你不检查的吗?板子回来才发现 ...
    0 T* \% r5 ^0 g  S' S' e' ]3 |
    不需要pastmask,这个是我说错了。(我一般是在原理图上加测试点,这样直接调用自己的封装库测试点封装就行了): o( |5 Q; ?; l  y* \& }6 I
    您说的“但最后显示还是没有铜皮显示出来”, 是在哪里看的?cam350、阿里狗还是哪(新手的话,开窗和开槽很容易忘记/弄错,建议去华秋/嘉立创看实物“仿真图”,这样可以很直观地发现问题)?
    , p0 a6 o' }1 ^+ l8 r& t/ V
    , y  T; |' t% X# W4 V. \: t" U, J第一次使用软件的话,建议看视频/书籍教程走一遍~' P7 a: \0 m! x
  • TA的每日心情
    奋斗
    2025-6-4 15:46
  • 签到天数: 78 天

    [LV.6]常住居民II

    推荐
     楼主| 发表于 2024-10-24 14:35 | 只看该作者
    Harley123 发表于 2024-10-24 12:19
    6 E" E0 |2 d# M) c$ p您好,您说的测试点焊盘开窗是指哪里的设置,我对这方面可能不太懂。
    $ S: ^) Z' |- B/ x* Y& O谢谢!

    . ^1 `; Q2 P, g! c9 M& B& S@aarom + g7 b+ u8 Y) M1 z% u& u
    首先,谢谢您的回复9 ?5 i" I$ q) ]" R% I
    您说的,“Artwork 中 VIA 防銲層” 是指添加什么,Gerber里面的文件我有把该添加的添加了,不知道还漏了哪些设置?
    + {8 x! M) G8 |
    ' O6 x1 q7 }  W6 L. f; F+ X# Z4 E, }

    ! u% W5 C. O2 h: y% J5 a : {9 u5 h+ S) ?" l5 @6 a
  • TA的每日心情
    奋斗
    2025-6-4 15:46
  • 签到天数: 78 天

    [LV.6]常住居民II

    推荐
     楼主| 发表于 2024-10-24 17:35 | 只看该作者
    aarom 发表于 2024-10-24 16:261 @( x; {! a: Q' `
    要注意 其他 via 要塞孔, 不要打開防銲.

    / c. G9 g/ X- N! d) Z谢谢您的回复!这样添加之后,Soldermark_Top层可以显示测试点了。4 i( L( j4 f# [& F3 y5 V1 i6 D# Y# t
    另外,您说的防止其它Via的防焊层设置,我理解的是 除了测试点外,其它的(过孔,盲孔)等Via点的时候,注意红色圈的地方不要填写,如果需要显示才填写这个,您说的是这个意思吗?: k$ P) Q2 e! o
    谢谢!
    ! t! F6 H) c, I: n) K( W( t% k3 a1 t5 x- h4 L5 A' U
    : h) `6 m. x( f5 A/ h! u1 C9 u) ?

    ! H5 a: B2 m6 P, D# V6 Q5 C% B! O) _

    ) ^7 E) S9 P1 N( H
  • TA的每日心情
    擦汗
    2025-7-18 15:01
  • 签到天数: 92 天

    [LV.6]常住居民II

    5#
    发表于 2024-10-24 11:37 | 只看该作者
    测试点焊盘有没有开窗?
  • TA的每日心情
    奋斗
    2025-6-4 15:46
  • 签到天数: 78 天

    [LV.6]常住居民II

    6#
     楼主| 发表于 2024-10-24 12:19 | 只看该作者
    本帖最后由 Harley123 于 2024-10-24 12:22 编辑
    9 O+ r$ u4 k) ?" o
    yangjinxing521 发表于 2024-10-24 11:37( w5 F$ s9 x$ u
    测试点焊盘有没有开窗?
    1 }* s0 o8 Z" T5 w9 b
    您好,您说的测试点焊盘开窗是指哪里的设置,我对这方面可能不太懂。& k6 s5 e; {! z0 R
    谢谢!

    Padstack1.png (78.6 KB, 下载次数: 0)

    Padstack1.png
  • TA的每日心情
    擦汗
    2025-7-18 15:01
  • 签到天数: 92 天

    [LV.6]常住居民II

    7#
    发表于 2024-10-24 13:08 | 只看该作者
    Harley123 发表于 2024-10-24 12:19
    * x, o- D8 v/ j: ?& l# P& @您好,您说的测试点焊盘开窗是指哪里的设置,我对这方面可能不太懂。
    ) h0 v& G( Y' E% N* S谢谢!

    - c6 Q. j* b7 N% o: ~那就是GERBER设置里没有加上了
    4 s6 S! p3 U4 A; v/ s' A3 m
  • TA的每日心情
    慵懒
    2024-5-7 15:27
  • 签到天数: 2 天

    [LV.1]初来乍到

    8#
    发表于 2024-10-24 13:50 | 只看该作者
    设置SOLDERMASK_TOP比pastemask_TOP大4mil(左右,6mil也ok)
    $ W$ f- }, N4 c话说,出光绘你不检查的吗?板子回来才发现,板厂也没提醒?
  • TA的每日心情
    奋斗
    2025-6-4 15:46
  • 签到天数: 78 天

    [LV.6]常住居民II

    9#
     楼主| 发表于 2024-10-24 14:43 | 只看该作者
    yangjinxing521 发表于 2024-10-24 13:08
    $ I( o" S$ |9 Q6 A+ r: {- R& `; @6 f2 K. @" t那就是GERBER设置里没有加上了

    ! o' B$ o( t% D6 c, v/ D@yangjinxing521 谢谢您的回复!
    ) h/ e: a" j2 u
    下面的照片内容,这些是我的Gerber的设置,我是不是还缺哪些东西呢?
    + C4 v' _- g9 P0 j8 C1 l我的测试点是设置在TOP面,我是把该添加的添加上去了,还不知道缺些什么,谢谢!
    8 @/ K6 _& `- T+ w

    ; h# y; y" u3 @ 3 R* D- W1 y3 I5 @* A4 K7 v1 r

    ; L4 [+ d; u4 F1 ~2 j& @. a
    : X  u) n/ d8 u7 }$ _
  • TA的每日心情
    擦汗
    2025-7-18 15:01
  • 签到天数: 92 天

    [LV.6]常住居民II

    10#
    发表于 2024-10-24 15:01 | 只看该作者
    Harley123 发表于 2024-10-24 14:35
    ; M3 O! d& L# P( n! T$ z@aarom
    & L" Z; y4 ]9 e首先,谢谢您的回复/ b& t8 L* Z+ u, u+ B
    您说的,“Artwork 中 VIA 防銲層” 是指添加什么,Gerber里面的文件我有 ...
    1 `3 v, |! _% J# W3 w, A% H& @
    怪不的,没加上啊/ k4 D+ d3 Z1 r8 G8 C+ J
  • TA的每日心情
    奋斗
    2025-6-4 15:46
  • 签到天数: 78 天

    [LV.6]常住居民II

    11#
     楼主| 发表于 2024-10-24 15:48 | 只看该作者
    yangjinxing521 发表于 2024-10-24 15:01% i& a8 `  m, t
    怪不的,没加上啊
    % n4 ?" K& p8 _$ T5 e- |7 i
    您好,您说的是哪个没有添加?可以具体说一下吗,我是有点不懂,小白一个,谢谢您!

    该用户从未签到

    12#
    发表于 2024-10-24 16:12 | 只看该作者
    Harley123 发表于 2024-10-24 15:48
    : E2 u  M, T; N4 z+ e您好,您说的是哪个没有添加?可以具体说一下吗,我是有点不懂,小白一个,谢谢您!
    ' J6 o! D  C6 `! Y
    soldermask top层添加via class/soldermask_top
    " J, {5 v% E! V* Z; ?7 \: M
    头像被屏蔽
  • TA的每日心情
    开心
    2025-1-23 15:05
  • 签到天数: 17 天

    [LV.4]偶尔看看III

    13#
    发表于 2024-10-24 16:26 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽
  • TA的每日心情
    慵懒
    2024-5-7 15:27
  • 签到天数: 2 天

    [LV.1]初来乍到

    14#
    发表于 2024-10-24 17:40 | 只看该作者
    Harley123 发表于 2024-10-24 14:359 R  k; a; h- w& `; E* S3 `
    @aarom 5 c( Z1 e+ u$ b& M/ |( A/ s
    首先,谢谢您的回复
    * A1 n$ q& k% b您说的,“Artwork 中 VIA 防銲層” 是指添加什么,Gerber里面的文件我有 ...
    ' N( U1 `/ n, m! w2 y9 T9 N; @
    出光绘的这些层是根据你自己的需求和封装增减的,别照搬别人的) Q% q( k6 {7 J) J
  • TA的每日心情
    无聊
    2025-4-29 15:54
  • 签到天数: 186 天

    [LV.7]常住居民III

    15#
    发表于 2024-10-24 17:47 | 只看该作者
    自动加测试点功能,一般用于飞针测试,检测PCB板生成成品,是否有开路的,如果是你确定哪些信号线要用示波器测试,就需要在原理图里面加测试点,PCB会有测试点封装加入和绘制。就无需在光绘里加入过孔测试点了。。。。。。。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-20 00:43 , Processed in 0.140625 second(s), 31 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表