找回密码
 注册
关于网站域名变更的通知
查看: 1058|回复: 25
打印 上一主题 下一主题

Cadence PCB绘制中,测试点如何设置?

[复制链接]
  • TA的每日心情
    奋斗
    2025-9-3 15:07
  • 签到天数: 86 天

    [LV.6]常住居民II

    跳转到指定楼层
    1#
     楼主| 发表于 2024-10-24 11:08 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    在绘制PCB的时候,我发现需要添加测试点,但在原理图设计时没有添加,所以我在PCB绘制中,是自己手动添加的,在allegro 的Tools-Manufacture-Testprep中手动添加测试点;2 R. l( `0 I' U3 t9 N
    但是,按照这样的方法添加之后,打印PCB的时候,发现测试点上面会有绿油,这样的话,这个就不是测试点了,因为表笔点不了。所以,不知道是否添加错误了,想请教一下各位专家们。
    ! M( t' L- T- r7 s- I7 h
    - i# g6 r; a1 y; a* {4 O& w6 T. l. L5 L
    或者说,我这种方法错误,还有其它添加测试时的方法吗?
    ; |: W8 d+ W! ]5 \  C: h
    % [2 X5 w5 J8 o) X& m% Z& P(PCB小白,还不懂这些,谢谢大家了)
    ' o5 f2 I7 S9 ~8 Y7 g/ W! S3 ^/ l5 w  ]/ a" Y- Y0 t

    Test Point.png (20.65 KB, 下载次数: 3)

    Test Point.png

    Test Point2.png (126.27 KB, 下载次数: 3)

    Test Point2.png
  • TA的每日心情
    慵懒
    2024-5-7 15:27
  • 签到天数: 2 天

    [LV.1]初来乍到

    推荐
    发表于 2024-10-24 17:35 | 只看该作者
    Shieh 发表于 2024-10-24 13:50
    : b9 W5 N1 l% L: w7 |3 P- \5 e; q  N设置SOLDERMASK_TOP比pastemask_TOP大4mil(左右,6mil也ok)
      C8 G$ ~# z+ W2 N  a话说,出光绘你不检查的吗?板子回来才发现 ...

    % K, r( E, k# e" j! W7 a5 i, y+ K不需要pastmask,这个是我说错了。(我一般是在原理图上加测试点,这样直接调用自己的封装库测试点封装就行了)
    1 z( z) ?0 I0 f! a  f1 w5 Y5 H您说的“但最后显示还是没有铜皮显示出来”, 是在哪里看的?cam350、阿里狗还是哪(新手的话,开窗和开槽很容易忘记/弄错,建议去华秋/嘉立创看实物“仿真图”,这样可以很直观地发现问题)?
    * b0 X( h. A/ D3 F
    7 T3 l; m& g* z8 C! G& F第一次使用软件的话,建议看视频/书籍教程走一遍~
    5 _9 P* x1 h; S- m. p
  • TA的每日心情
    奋斗
    2025-9-3 15:07
  • 签到天数: 86 天

    [LV.6]常住居民II

    推荐
     楼主| 发表于 2024-10-24 14:35 | 只看该作者
    Harley123 发表于 2024-10-24 12:19: a6 ?3 {/ S% [( X9 ^
    您好,您说的测试点焊盘开窗是指哪里的设置,我对这方面可能不太懂。
    6 e1 U2 J6 }* M8 K谢谢!
    : g$ v/ u0 S* y& ]
    @aarom 6 Y/ ]; b8 z1 V7 |  a( y
    首先,谢谢您的回复7 C. @3 ~7 T' J: M, D7 R
    您说的,“Artwork 中 VIA 防銲層” 是指添加什么,Gerber里面的文件我有把该添加的添加了,不知道还漏了哪些设置?" N5 H( @( c/ n! L, N

    9 U! g' U% [2 k* K2 a; M

    " C' M: i2 F& H4 b1 H7 N% K, n+ m
    ( P7 I8 m' s" q  b1 X# l5 e1 V
  • TA的每日心情
    奋斗
    2025-9-3 15:07
  • 签到天数: 86 天

    [LV.6]常住居民II

    推荐
     楼主| 发表于 2024-10-24 17:35 | 只看该作者
    aarom 发表于 2024-10-24 16:26
    6 _2 X+ f0 M% }( e# E  ^要注意 其他 via 要塞孔, 不要打開防銲.

    2 l3 P! b* G3 z谢谢您的回复!这样添加之后,Soldermark_Top层可以显示测试点了。7 e9 G5 X' t# ]3 o! N) f
    另外,您说的防止其它Via的防焊层设置,我理解的是 除了测试点外,其它的(过孔,盲孔)等Via点的时候,注意红色圈的地方不要填写,如果需要显示才填写这个,您说的是这个意思吗?
    ' n  {8 r" j& J$ W- l2 W  r谢谢!  i# B, G7 ^, R, R/ W9 ~' W9 _4 u

    1 C. v" T  i9 B5 V# l; J( | ! t6 _& z5 R) \" x# a, o) f/ W
    - C* Z3 b4 R5 a
    * W7 q4 s* f* y( I' |) Q

    8 ?9 r" P" w/ t; t# A
  • TA的每日心情

    2025-9-9 15:48
  • 签到天数: 111 天

    [LV.6]常住居民II

    5#
    发表于 2024-10-24 11:37 | 只看该作者
    测试点焊盘有没有开窗?
  • TA的每日心情
    奋斗
    2025-9-3 15:07
  • 签到天数: 86 天

    [LV.6]常住居民II

    6#
     楼主| 发表于 2024-10-24 12:19 | 只看该作者
    本帖最后由 Harley123 于 2024-10-24 12:22 编辑 ) G' E4 y6 M  |  X
    yangjinxing521 发表于 2024-10-24 11:37
    ( x8 ]6 R) i2 C测试点焊盘有没有开窗?
    ' ~% b& h: G- x. I/ m, i" t/ G
    您好,您说的测试点焊盘开窗是指哪里的设置,我对这方面可能不太懂。; X+ G& d3 I- n, B4 P: _( ^6 N, i' L
    谢谢!

    Padstack1.png (78.6 KB, 下载次数: 3)

    Padstack1.png
  • TA的每日心情

    2025-9-9 15:48
  • 签到天数: 111 天

    [LV.6]常住居民II

    7#
    发表于 2024-10-24 13:08 | 只看该作者
    Harley123 发表于 2024-10-24 12:19
    3 Q- w: V# O. N) |& T8 b* u您好,您说的测试点焊盘开窗是指哪里的设置,我对这方面可能不太懂。
    ( j5 E# i* F' i  G5 I谢谢!
    % q" N' r! B6 V3 \; Y$ H+ \
    那就是GERBER设置里没有加上了% I4 l& i% c1 `/ m, v6 d
  • TA的每日心情
    慵懒
    2024-5-7 15:27
  • 签到天数: 2 天

    [LV.1]初来乍到

    8#
    发表于 2024-10-24 13:50 | 只看该作者
    设置SOLDERMASK_TOP比pastemask_TOP大4mil(左右,6mil也ok)  w0 E/ X' H' k6 d* U
    话说,出光绘你不检查的吗?板子回来才发现,板厂也没提醒?
  • TA的每日心情
    奋斗
    2025-9-3 15:07
  • 签到天数: 86 天

    [LV.6]常住居民II

    9#
     楼主| 发表于 2024-10-24 14:43 | 只看该作者
    yangjinxing521 发表于 2024-10-24 13:08
    9 O8 z( V! j) U那就是GERBER设置里没有加上了
    % ^8 `& T" ]% L4 K" @
    @yangjinxing521 谢谢您的回复!
    4 z$ J+ |( d, q/ p$ ~3 w7 S
    下面的照片内容,这些是我的Gerber的设置,我是不是还缺哪些东西呢?8 A, K# n- {/ h* G; J+ ]5 B
    我的测试点是设置在TOP面,我是把该添加的添加上去了,还不知道缺些什么,谢谢!; O, P/ ^4 @% J1 E! a: l; q
    ; i0 A" ~5 F8 _- X  b! ]& F

    2 A/ h2 K  k, s% M
    " O- |4 [, ^% g) r0 ]# s: A* w2 d. w- f6 S3 K
  • TA的每日心情

    2025-9-9 15:48
  • 签到天数: 111 天

    [LV.6]常住居民II

    10#
    发表于 2024-10-24 15:01 | 只看该作者
    Harley123 发表于 2024-10-24 14:35
      R$ L3 \7 O* @6 L" c" N@aarom
    ' E2 X/ H$ Z# S0 |: f: J首先,谢谢您的回复) [2 e- Q: X' l. U2 m5 W5 L0 I
    您说的,“Artwork 中 VIA 防銲層” 是指添加什么,Gerber里面的文件我有 ...
    / L  m; }0 D! {
    怪不的,没加上啊0 E9 c( l3 ?7 J
  • TA的每日心情
    奋斗
    2025-9-3 15:07
  • 签到天数: 86 天

    [LV.6]常住居民II

    11#
     楼主| 发表于 2024-10-24 15:48 | 只看该作者
    yangjinxing521 发表于 2024-10-24 15:01
    $ l( U; ^; h( |0 @* {) i$ l怪不的,没加上啊
    % V. @" I: s  j3 |6 u
    您好,您说的是哪个没有添加?可以具体说一下吗,我是有点不懂,小白一个,谢谢您!

    该用户从未签到

    12#
    发表于 2024-10-24 16:12 | 只看该作者
    Harley123 发表于 2024-10-24 15:48. W8 j8 ^3 q6 ~1 D" L1 a" r
    您好,您说的是哪个没有添加?可以具体说一下吗,我是有点不懂,小白一个,谢谢您!
    : S2 V8 W" Q5 g# G. h
    soldermask top层添加via class/soldermask_top/ \% T7 [! m( [; p) f- r/ L2 M
    头像被屏蔽
  • TA的每日心情
    开心
    2025-1-23 15:05
  • 签到天数: 17 天

    [LV.4]偶尔看看III

    13#
    发表于 2024-10-24 16:26 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽
  • TA的每日心情
    慵懒
    2024-5-7 15:27
  • 签到天数: 2 天

    [LV.1]初来乍到

    14#
    发表于 2024-10-24 17:40 | 只看该作者
    Harley123 发表于 2024-10-24 14:35+ y3 K& I$ H2 i% Y& t
    @aarom 9 E2 Y9 T9 d/ m, O0 G
    首先,谢谢您的回复
    / w3 \! B& R* c! f8 L! M; Y您说的,“Artwork 中 VIA 防銲層” 是指添加什么,Gerber里面的文件我有 ...

    ) t6 w& Q( R4 G! i. a) r出光绘的这些层是根据你自己的需求和封装增减的,别照搬别人的
    7 ]& l+ T  u4 p% z3 q, ^5 c
  • TA的每日心情
    无聊
    2025-9-8 15:58
  • 签到天数: 187 天

    [LV.7]常住居民III

    15#
    发表于 2024-10-24 17:47 | 只看该作者
    自动加测试点功能,一般用于飞针测试,检测PCB板生成成品,是否有开路的,如果是你确定哪些信号线要用示波器测试,就需要在原理图里面加测试点,PCB会有测试点封装加入和绘制。就无需在光绘里加入过孔测试点了。。。。。。。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-10 03:05 , Processed in 0.171875 second(s), 32 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表