找回密码
 注册
关于网站域名变更的通知
查看: 1797|回复: 9
打印 上一主题 下一主题

DDR3数据线组内没有走在同一层,等长是按照长度还是延迟

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-11-28 16:50 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
做了个板子,由于组内很难做到在同一层走线,故分别走在top和第三层,第二层参考地。在做等长时,按照延时来做的等长。
0 D3 \0 J: [1 R3 K& L. M7 @1 A; I但是作出来后,长度上的差异比较大,甚至超过3个mm。, ^  B3 F! c- }  \
原因是表层的走线和内层走线的传输时延有差别。
7 ~: K- F* Z, H! q' @1 x2 r 这种情况我应该是把线调整成等长还是保留等延迟?
" N; y8 c9 [( f7 S7 [ 如图左边是线长,右边是时延

未命名.JPG (26.66 KB, 下载次数: 0)

未命名.JPG

该用户从未签到

2#
发表于 2012-11-28 16:52 | 只看该作者
期待高手回答,不同层之间怎么设计

该用户从未签到

3#
 楼主| 发表于 2012-11-28 17:44 | 只看该作者
期待高手解答

该用户从未签到

4#
发表于 2012-11-28 17:50 | 只看该作者
一般按长度来做。如果有条件,可以仿真。

该用户从未签到

5#
发表于 2012-11-28 18:00 | 只看该作者
不同的芯片供应商有不同的要求,但最终还是按延迟来确定信号的时序

该用户从未签到

6#
发表于 2012-11-29 08:13 | 只看该作者
等长的目的就是保证信号到达终端的时间一致,表层信号传递速度会快于内层,做同样长度时内层延时会大于表层。

该用户从未签到

7#
 楼主| 发表于 2012-11-29 10:45 | 只看该作者
那最终还是按照延迟来确认等长的,只不过大家一般都把线走在同一层,从而简化成长度等长就可以

该用户从未签到

8#
发表于 2012-12-3 18:02 | 只看该作者
等长应该是按延迟来算的 等长的目的是要信号到达终端的时间一致
  • TA的每日心情
    开心
    2025-7-30 15:24
  • 签到天数: 4 天

    [LV.2]偶尔看看I

    9#
    发表于 2012-12-3 20:42 | 只看该作者
    1. 把层间厚度设定到文件中。
    " n3 H; @( R: `2. 把Z轴开关,等长DRC等都打开。
    5 C+ ]: `7 \0 r这样才可以在不同层做等长。

    该用户从未签到

    10#
     楼主| 发表于 2012-12-12 15:21 | 只看该作者
    . 把Z轴开关,等长DRC等都打开。
    4 I  I3 W$ D2 E应该是指alaysis mode 里面的DRC mode 和options 里面的Z Axis
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-21 07:45 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表