找回密码
 注册
关于网站域名变更的通知
查看: 5299|回复: 10
打印 上一主题 下一主题

[仿真讨论] 8层pcb叠构请教。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-1-12 13:51 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我一般用T-G1-S1-G2-P1-S2-S3-B。高速线走S1。S2与S3尽量普通保证对称。P1贴近G2降低电源阻抗。板子小,比较密集,S1牵扯到10G信号。由于板厚只有1mm,S1中高速线要求差分100欧姆,最近为了降低一对信号比较微弱的差分信号的衰减,把他下面的G2挖开一块,在P1补了一块地。请大侠帮忙看看这个叠层设计可以不,有更好的建议请不吝赐教。S2,S3走一下不重要的信号。
  • TA的每日心情
    郁闷
    2025-4-28 15:02
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    2#
    发表于 2013-1-14 08:51 | 只看该作者
    应该要进行SI/PI分析后,再决定叠层结构,因为你有10G信号,介质损耗会影响到信号沿。

    该用户从未签到

    3#
    发表于 2013-1-14 14:24 | 只看该作者
    10G的走表层一般都没问题(表层介电小)) d$ Q  Q/ Q$ }1 c8 ^  \
    建议叠层:Top  GND02  ART03  ART04 GND05  ART06  PWR07 Bottom
    - E* y, ]9 N  _3 ^( S

    该用户从未签到

    4#
     楼主| 发表于 2013-1-14 22:40 | 只看该作者
    milkgreen1980 发表于 2013-1-14 10:13
    * o- K8 P, P' {! r( ^第一:我會把同樣的疊構倒過來設計,減低Via Stub的影響.
    * j# O, D8 ?) O$ a- V第二:我不會讓差分線參考到P1層,100歐姆阻抗其實很 ...

    $ L5 ]% q, B  e& o2 r第一条同意,只是由于在TOP层同样有需要做阻抗的信号(单根50欧姆),而且芯片是在TOP层。这个我后续会把VIA stub考虑进去,多谢提醒。
    % d1 K7 @( i9 G9 _- R- C) s4 l第二条,我是把GND2挖开,然后也把P1层挖开一块,在P1层挖开的位置补一块地。然后在换曾的地方加地孔。这样设计是为了让信号在满足查分100欧姆的情况下,线宽尽量宽一点。在成板厚度1mm的8层板上,要做到内层查分100欧姆,线宽很难做到很宽,大概3.9mil左右,损耗过大。

    该用户从未签到

    5#
     楼主| 发表于 2013-1-14 22:58 | 只看该作者
    Larry_11844 发表于 2013-1-14 14:24
    ) C% F' j6 B9 n8 S10G的走表层一般都没问题(表层介电小)# \, ~" V9 Q" t7 R( n
    建议叠层:Top  GND02  ART03  ART04 GND05  ART06  PWR07 Bottom ...
    ' r8 r/ \7 h; m3 x# {* g
    由于板子过于密集,差分线只能走内层。如果能走在外层我们会尽量走在外层的(损耗小,速度快,没有过孔,信号的完整性好)。您建议的这个叠构有两个疑问,一是如果我的高速信号走在ART03,算阻抗的时候选择模型时ART04会不会对他有影响?
    % G- _  `( {; wPWR07与地平面之间有一层信号层,这样电源会不会阻抗偏大,引起噪声?

    该用户从未签到

    6#
    发表于 2013-1-15 09:39 | 只看该作者
    layout2011 发表于 2013-1-14 22:58
    . |6 O7 `6 P6 r, ^& I7 c: t由于板子过于密集,差分线只能走内层。如果能走在外层我们会尽量走在外层的(损耗小,速度快,没有过孔, ...
    8 F% X5 A, G" n& u5 @
    art03  art04共同参考gnd02和gnd05,走线的时候注意错开走线,不要叠加,以免影响阻抗5 m) e: w9 Y) W$ M$ ?! r
    pwr07和gnd05之间(相当于平面电容)之间加个信号层,信号靠近gnd05层,至少这样信号会比较好。
    # s, r2 v- H- z4 I) F最优的是两个gnd之间夹一个信号层,其次是一个gnd和pwr之间夹个信号层

    该用户从未签到

    7#
    发表于 2013-1-24 16:40 | 只看该作者
    我也正在設計8層layout,希望有機會和你溝通交流

    该用户从未签到

    8#
    发表于 2013-1-24 17:01 | 只看该作者
    我現在設計的疊層結構是TOP、GND1、SIGNAL1、POWER1、GND2、SIGNAL2、POWER2、BOTTOM,我走的也是告訴信號,2G以上

    该用户从未签到

    9#
     楼主| 发表于 2013-1-24 23:44 | 只看该作者
    那你2G信号走那层?我一般如果能走表层的话,就用6层板

    该用户从未签到

    10#
    发表于 2013-1-25 08:43 | 只看该作者
    layout2011 发表于 2013-1-24 23:44 : I+ q1 D$ l/ r9 Z$ w% j
    那你2G信号走那层?我一般如果能走表层的话,就用6层板
    1 P+ \* n$ m# x% J6 R9 k3 L
    表層有比較多的元器件,無法走高速信號,一般走SIGNAL1和SIGNAL2。現在我也在考慮疊層結構是否合理

    该用户从未签到

    11#
    发表于 2013-8-13 08:42 | 只看该作者
    学习了~~
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-19 08:09 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表