找回密码
 注册
关于网站域名变更的通知
查看: 1538|回复: 4
打印 上一主题 下一主题

Allegro RF-PCB问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-4-11 14:22 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教个问题:( G  j$ Q& H) N# A; `4 ~: g
) t2 ^0 T  \. u& m* U$ N3 J+ `8 t
     我在用allegroRF-PCB时,表层的50欧姆阻抗线参考第三层。在表层,50欧姆阻抗线上的PINS,VIA,和TRACE离表层铜箔的距离是阻抗线的一倍线宽。这个很容易做到。只要在约束里设置就OK.第二层要挖空,可以在第二层相应的阻抗线下画KEEPOUT就行。如果用这种画KEEPOUT的方法,第二层上的铜箔避让,很难和第一层一模一样。
  Z/ C( v  O0 A6 g% r2 U' p. C0 E% v    我想问的是在ALLEGRO中有没有一种不需要画KEEPOUT的方法。能使第二层上的铜箔离阻抗线的距离和第一层一模一样。不知道ALLEGRO RF模块中有无这方面的设置。
2 S+ B  r. {6 n* B! X- ^1 @8 Y+ ?# h) [  R* ^' a: x3 [# I
   谢谢!. d1 E! k* |1 J
         

该用户从未签到

2#
发表于 2013-4-11 20:07 | 只看该作者
我在YOUTUBE上见过BOARDCOM官方有一个ALLEGRO作RF部分的LAYOUT演示,是用SKILL实现的。

该用户从未签到

3#
发表于 2013-4-12 00:03 | 只看该作者
顶楼上,用skill可以,其实手动画,不一样也可以,差不多就行!

该用户从未签到

4#
发表于 2013-5-28 12:46 | 只看该作者
可以画anti etch

该用户从未签到

5#
发表于 2013-5-30 11:37 | 只看该作者
支持4楼
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-24 01:38 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表