找回密码
 注册
关于网站域名变更的通知
楼主: jimmy
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]

该用户从未签到

1006#
发表于 2014-9-25 16:35 | 只看该作者
pads vx怎么启动约束管理器啊?

点评

执行菜单命令:【Setup】→【Constraints】, 或者点击图标,启动CES  发表于 2014-9-26 10:59
  • TA的每日心情
    郁闷
    2020-10-26 15:11
  • 签到天数: 2 天

    [LV.1]初来乍到

    1007#
    发表于 2014-9-26 11:26 | 只看该作者
    Z-Dong 发表于 2014-8-28 13:597 D1 R8 b/ V4 f$ Q7 I) ?. }3 S
    今天PADS9.5这软件出了问题吗?怎么老提示:发生严重的运行时错误。请按“确认”关闭程序!& }$ \+ n, ?. e: N. v! g6 h0 b; [
    重装还是有这 ...

    / f5 p$ _% j) Z7 ^2 x* L/ }- q! V7 x我这都是在论坛里面下的呀!
  • TA的每日心情
    郁闷
    2020-10-26 15:11
  • 签到天数: 2 天

    [LV.1]初来乍到

    1008#
    发表于 2014-9-26 11:29 | 只看该作者
    Z-Dong 发表于 2014-9-26 11:26+ H- z) G  @# k' g6 M- k8 ^
    我这都是在论坛里面下的呀!

    $ `% E. W& N8 K请LZ推荐一个下载地址哇!不胜感激

    该用户从未签到

    1009#
    发表于 2014-9-26 17:55 | 只看该作者
    jimmy大哥~~可以請教DDR3的layout嗎?2 ^, N6 R2 ~3 |2 n' x. ?0 [) s
    我用的是PADS9.3

    点评

    可以。加我扣扣:844086148  发表于 2014-9-29 11:35

    该用户从未签到

    1010#
    发表于 2014-9-27 11:20 来自手机 | 只看该作者
    我是刚入门PADS的,该从何学起?

    点评

    先买本书看。《PADS9.5实战攻略与高速PCB设计》  发表于 2014-11-21 10:07
    先学软件菜单功能,再练实例。  发表于 2014-9-29 11:36

    该用户从未签到

    1011#
    发表于 2014-9-27 11:21 | 只看该作者
    hyteie 发表于 2014-9-25 16:35/ V. [6 z1 D  X/ _" f1 D% H
    pads vx怎么启动约束管理器啊?

    3 O4 T: l1 o2 {+ P1 _; F* @我那个图标是灰色的不能用,并且菜单里面没有这个选项

    点评

    另外,我也没装VX。暂时不用Vx.  发表于 2014-9-29 11:37
    你没有破解成功或者软件没有激活这个模块。  发表于 2014-9-29 11:37

    该用户从未签到

    1012#
    发表于 2014-9-29 10:54 | 只看该作者
    可以麻煩幫我看一下這種BGA封裝的DDR3這種VIA過孔是否只能用雷射鑽孔製作, R7 B. R/ Z" L+ h  N4 \
    再這先謝謝各位

    DDR3.rar

    31.35 KB, 下载次数: 11, 下载积分: 威望 -5

    点评

    是的。低于0.65mm pitch的BGA都要打盲埋孔的。  发表于 2014-9-29 11:40

    该用户从未签到

    1013#
    发表于 2014-9-29 23:49 | 只看该作者
    hardaway0625 发表于 2014-9-29 10:54
    / B! H/ K2 C/ O- Q4 h0 p可以麻煩幫我看一下這種BGA封裝的DDR3這種VIA過孔是否只能用雷射鑽孔製作
    ; ?; I* J1 I2 g+ r9 n5 k再這先謝謝各位

    4 J2 h  G$ O# l( M/ t' l那吉米大大在請問一下盲埋孔,因該如用PADS製作,小弟沒這方面的經驗,可以指教一下
    9 H7 N5 B- h5 ?- B* C  P4 T多謝

    点评

    1-2用4/10,2-5用8/18,5-6用4/10  发表于 2014-10-21 14:01

    该用户从未签到

    1014#
    发表于 2014-10-7 20:47 | 只看该作者
    各位兄弟姐妹们!!) D, z7 _2 i7 v
         这里有视频教程!!!!
      ^$ ?  F8 A5 Y# X" G; p- m            可以免费看看!!!!!
    $ e2 n5 T& [: T" D& ?* c               效果还不错!!!!!!
    2 w& L3 V( p& s) E# B) M                还是高清视频教程!!!!!
    1 x3 Y  {' L) v) _) I/ U8 D2 V                      布局和布线将的很细哦!!!
    9 Y, G" r9 t& M3 D" [5 t/ W; `http://i.youku.com/xuepcb; a7 b+ O0 l* ^9 s+ ^- B( E

    该用户从未签到

    1015#
    发表于 2014-10-22 22:20 | 只看该作者
    请问Jimmy,我看完了你的书,把书上实例也做了一遍,然后改怎么提高?去哪里找实例来练习啊?

    点评

    需要多练多总结。  发表于 2014-11-21 10:03
    EDA365的作品展有很多实例。  发表于 2014-11-21 10:02

    该用户从未签到

    1016#
    发表于 2014-11-15 20:52 | 只看该作者
    版主你好,我用的是PADS2007,在原理图拷贝时,经常会出现很多红色的小方格子(就是那种电气连接断开的标志),不能编辑,不能选中,不能删除,请问有没有什么好办法可以去除?小方格子和线条叠在一起,有时都看不清有没有接上。困扰我好久了。。。

    点评

    答案见1013楼。  发表于 2014-11-21 10:06

    该用户从未签到

    1017#
    发表于 2014-11-20 21:41 | 只看该作者
    请教下坛里 的大神们在建立封装的时候会提示我是否要建立part type,选择是后弹出下图1,我想问的是这个里面的gate选项卡里 的内容(如图2)是什么意思?我每次都是直接点OK,然后弹出下图3的错误提示,怎样才能不出现这个错误提示?还有,为什么9.5不能像2005版的一样自动匹配相同名字的part type,而是每次都要手动输入名字?望指教,谢了!
    $ O, l# h& \. K+ h3 ^( P6 @: t8 D) ?2 l% Q
                                         图1                                                                     图2                                                                   图3
    , I# q& e4 s4 x

    点评

    请参阅书《pads9.5实战攻略与高速PCB设计》中关于元件库的相关章节。  发表于 2014-11-21 10:05

    该用户从未签到

    1018#
     楼主| 发表于 2014-11-21 10:04 | 只看该作者
    yamazakiryuji 发表于 2014-11-15 20:52+ N+ }/ k) ^/ l- d1 ]8 R
    版主你好,我用的是PADS2007,在原理图拷贝时,经常会出现很多红色的小方格子(就是那种电气连接断开的标志 ...
    2 k6 F2 T: A. w! `0 w' M
    取消显示标记选项即可。
    7 J+ p% B6 |; I8 A1 N0 [ % ], q9 K: V4 l( ]5 i
    ! Q8 ~+ |  t1 u8 g6 m% P& Y0 R

    该用户从未签到

    1019#
    发表于 2014-11-21 19:15 | 只看该作者
    原来是酱紫啊,多谢多谢。。。

    该用户从未签到

    1020#
    发表于 2014-11-21 23:43 | 只看该作者
    自由天空 发表于 2013-5-7 16:18
    2 @0 [! [7 {* O在LOGIC的元件类型编辑器里的pin mapping是给PIN定义类型,这个有什么意义啊?2 T/ j8 L. M! n8 d
    % ]- o& A3 }/ e# x# \
    请问这个选项在哪设定啊 ...
    : P: G: M* k+ x! u6 u1 N
    字母数字管脚编号的原理图符号到一个有数字管脚的PCB decal,如一个简单的SOT23封装的三极管被不同的厂商使用自的“逻辑的”管脚编号/名称,为通用性LOGIC一般画一种,PART TYPE再根据不同的厂商引脚不同再映射。9 L/ a, Z1 Q7 n$ N( |

    ( r/ F1 p$ a" u% l- x
    . C; \) |9 d% [& G8 D/ l% b* f% [8 M. |

    2014-11-21_233924.png (4.86 KB, 下载次数: 1)

    logic封装

    logic封装

    2014-11-21_233949.png (9.59 KB, 下载次数: 0)

    Pins

    Pins

    2014-11-21_234003.png (33.53 KB, 下载次数: 1)

    对实际DECALS重映射,而不是一般通过引脚编号映射

    对实际DECALS重映射,而不是一般通过引脚编号映射
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-27 10:37 , Processed in 0.093750 second(s), 34 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表