找回密码
 注册
关于网站域名变更的通知
查看: 12423|回复: 90
打印 上一主题 下一主题

3月30日 电源完整性的PCB设计 培训学习心得 [写心得,得积分,继续参加下次培训活动]

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-3-30 15:32 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
欢迎童鞋们踊跃提交自己的学习心得~

点评

希望能继续参加下次的培训!!!!  发表于 2013-3-31 11:28

评分

参与人数 2贡献 +15 收起 理由
skatecom + 5 希望参加培训@
wpc4208211 + 10 支持!

查看全部评分

该用户从未签到

推荐
发表于 2013-4-7 14:32 | 只看该作者
本帖最后由 zhangdudu 于 2013-4-7 14:33 编辑
2 ~9 j/ n0 P5 f% W3 F$ G9 Y) |$ G6 G) y5 q3 ~
我来晚了。我也是这次参加培训的幸运儿之一。
# N6 ?9 L# O. a; @# W8 r; e$ L先跟论坛里新坛友们分享一下我是如何获取培训机会的吧。想必会有很多人想知道。
, e  }( @, b% h! m- |, a想获得参加培训机会的做法很简单,做到三点:真心、热心、恒心!
, O8 \% M+ W7 `1 k1 t. q7 w7 B真心:要本着真心来这儿做技术交流,而非其他广告目的。; }: g: ?8 F; `5 X- }1 m/ S$ [% r
热心:多发帖多回帖,热心帮助像我这类的菜鸟们解答疑问。/ e( O8 g  Z& k+ c9 ~, l- Z! K
恒心:坚持每天登陆,攒够200积分,并密切关注培训动向,总一次你能逮着机会!' k0 s. k3 Q% x, j1 @

; Q. R+ c! ]! p2 A8 h( L好,言归正传。这次的培训对我来说,来之不易,我为之守候了近一年时间,自去年上旬开始涉入这行学PADS始初加入论坛,我便几乎天天登陆。在这儿我学到了很多东西,有软件使用小技巧,有优化设计之理念,有生产工艺上的知识。总之,我在这儿成长了很多,从一个未学过电子的门外汉到如今也能画着多层板的菜鸟,历程虽然艰辛,但也无怨无悔,既已选择便不抛弃不放弃。
1 }! R4 N5 z. r6 L2 q1 o# H5 r由于本人基础、水平、口才有限,故以下对于电源完整性的所有说法与论述仅代表本人个人观点,不代表EDA365之立场,不作权威依据,仅供像我这样的菜鸟们参考{:soso_e100:} / L3 `8 X0 X2 S; n7 E# x3 |
- I( R5 e& t, `5 N0 r( ]

* L2 Y# e9 e8 m0 @6 A一、        概念的通俗理解
; u( q& x6 M* C0 o& m电源完整性:顾名思义,就是电源在传输过程中无损耗无损失,从头到尾都一样的给力!
3 _; ^4 M8 |1 ]% n6 z4 M) L% Q: E8 z* ^! K- y
一、        电源完整性设计目标:
1 f% w, F, F3 W( z( U! H①,        使电源在传输过程中尽可能地不损耗不损失,从头到尾都一样的给力!
7 G+ f5 _& w6 z. _: R②,        无法避免损耗时,控制损耗在允许范围内。  Q1 [" q7 }5 `% `/ p" A& f5 k
这里的“损耗”换成专用名词就是:“压降、噪声”。而这里的“噪声”非生活中的噪音又类似生活中的噪音,通常是我们不需要的、需要抑制的东西。
2 b* t3 H% y; W( l
. r$ ^7 \; N1 T6 C+ }! d% S! A二、        压降、噪声产生的因素1 D7 b( |) t2 {$ n" q' K
压降、噪声既然无法完抑制,那它们产生的原由是什么呢?它的来源有以下三大点:
6 y# `1 x: C  P- b①,稳压芯片输出的电压本身就不恒定,会有一定的纹波。
+ ^2 x7 R3 O4 r9 a9 f( r" S, v- y②,稳压电源无法实时地响应负载对于电流需求的快速变化。稳压电源能够实时响应的变化频率有个固定的范围,超过了这个频率范围则在电源的输出引脚处会出现电压跌落。
! Z4 m/ Z* A  o. p# C  E. D0 W③,负载瞬态电流在电源路径阻抗和底线路径阻抗产生的压降。9 ^- a- M4 I: R* M1 O% Y
    (这是我之前听于争博士的课学的)0 t# [/ G0 ~8 b7 n" N/ @
这里的“阻抗”需要向我这级别的菜鸟普及一下。这里的“阻抗”不单纯是我们中学物理里的电阻,它是指:在具有电阻、电感和电容的电路里,对交流电所起的阻碍作用叫做阻抗,是以电阻值为实部和电抗值为虚部的复数,单位也是欧姆。
- p4 z8 H. v9 ?2 K" C, U' }; v% N5 {- d6 j& |: {% K$ s
三、        实现电源完整性Layout方法0 f1 h5 w. m  [3 m; V" H
按画板顺序来:
6 ^9 x6 r  J" N0 g$ Q, r1,叠层
" Z0 r' S9 S1 r5 o2 y7 m对于四层及一下的双面板,不用说,中间层搞个完整的地平面就基本没问题。
7 D5 B' a$ ^5 k4 P3 x但对于六层以上多层板,那就有点讲究。那就是不管你把参考地放哪儿,电源层都必须毗邻于地平面,他们俩中间不要夹走线层,而且在工艺上还得要求他们俩间的介质尽量薄,控制在5mils一下,不要超过10mils。这样做的原理肖工说是能形成板级电容,具滤波作用。我的粗俗理解是,一正一负,相当于一火一零最近,回路最短。( ^+ F- l3 U6 N! d/ T+ _
对于需搞多个电源层多层板的话,任何俩电源层不要扎堆,就是不要让他们做邻居。他们中间要夹其他层,若非要这样做的话那就必须把他俩间的介质做厚,厚到不激怒结构工程师的程度都可以!
! m$ z# S! A; c+ ?% y* a+ I+ C8 z; `& V
2,布局4 F# F6 s" L+ O6 {
说到布局,请允许我插一句布局思路,我的布局思路一般是根据原理图,按电路功能分模块,把PCB部分的所有元件分成一组一组的,然后以组为单位依据结构依次放入板框,最后再微调。
5 a/ {+ H% T- L那么第一步分组时,IC的滤波电容要挨近IC电源脚摆放,而且遵循按容值由小到大的顺序由近渐远原则。因为小电容滤波半径小,大电容滤波半径大,故小电容要更接近于波源。何为滤波电容,这里也向像我这样的菜鸟们说明一下,滤波电容有很多种,但原理图中IC电源脚上悬挂的电容一定是滤波电容。$ z1 r4 T$ x( v* {3 R6 i* ^
电路模块也分好了后,那就是整个板面规划。这里就要遵守电源模块往外靠边放,其他电路模块尽量往里放,比如充电电路部分自然是要放在充电插座(如USB插座)那个角落。
; E* `4 l* E2 f( O5 S, d电源模块靠边了后,其他模块就遵循数字电路模块与模拟电路模块分开,数模不要靠太近,保持1mm(40mils)以上安全间距,条件允许的话还可以给他们加个铁皮罩。你若问我如何分辨数字电路与模拟电路,我也不晓得,我也没学过数电模电。我只知道我是傻帽似的看原理图IC的GND脚是接DGND还是AGND/GND,若是前者那我便姑且把它们看成是数字电路部分。
6 N7 s4 k2 `% v7 K5 x' g) |
+ z0 o- n9 S' ], r3,布线
& D) @% g. Y* E电源网络布线遵循以下2点:. u3 j: X0 ]0 L" h" [
a,尽可能给到最大线宽,即时其电流小也至少要给到12mil以上。一般手机USB_5V我通
' q  m2 f6 y, R- [常是给到40mils以上。. p# y" }' V0 g" I% W0 s
这里有个参考依据:. a4 d% h: z$ L8 C6 s
当铜皮厚度均为1oz(读音:àngsī)时:
% t) w# n# \( l' O) S/ ^' ^: B表层:1mm宽(约40mils)走线能过最大电流为:1A
/ e; W. ]! {9 a0 b, S  o* _内层:1mm宽走线能过最大电流为0.5A,为表层的一半。原因:肖工说是内外层介质与散热差异所致。, G  A/ k5 F% b; f) ^, n
另外,走大电源线在换层处应多给两个孔。这好比湍急的水流在弯曲的沟渠里奔流时,我们要在沟渠弯曲点上多挖坑,以免奔腾的水流激起飞溅的浪花。
5 b% z% J7 P* B# S& \* p, @0 @; M
b,星型连接
+ S- r7 e9 w. ?8 I4 x. y/ f3 I(这点培训时未讲到,请允许我补充一下)& G" m- i- I/ D2 ?
理论上电源网络都应该采用星型连接,但实际中我们则经常要对一些电压或电流大,包括瞬态大电流的电源线采取星型连接方式走线,如VBAT。
0 w) W/ F0 d6 F: N7 ]3 c这种电源走线方式在手机、MID等甚至工控类产品中极为常见。所谓星型连接就是有某一点向外许多点辐射,整个网络走线成光芒四射的五角星状。如VBAT通常是以电池附近的滤波电容脚为中心向各个受用点上辐射连接。这种连接方式就是为了减小阻抗削减压降,旨在让每个受用点得到的电压值都与总电压靠拢。
# |6 d& S) c  T$ O3 I) O- I% A" ^
4,敷铜
4 U; |  ~% t2 k7 z1 x      对于某些大电压大电流电源线我们除了走线加宽外,通常还需要给它进行包大面积铜皮。目的有二:其一,进一步加宽走线减小阻抗削减压降,其二,大面积铜皮有助于散热。所以给电源线包铜皮的话只要有空间就往大了包,而且形状上尽量成均衡规则的形状,不要包成时大时小的不规则形状。& z# \. v2 U+ f1 G% C# D
      敷铜的另一种就是对电源平面灌铜。* p3 \8 K  Z# ~1 F0 ?7 N. [
当电源平面只有一种电源网络或只对一种电源灌铜时把握一点即可:尽可能让整个平面灌满,避免出现铜皮被其他网络走线分割成许多独立的块状,尽可能让整个平面的灌铜四通八达。
" B. f+ a" ^5 e; \当然电源平面有多种电源网络且需要对多种电源网络灌铜,这就需要做电源层分割,做电源层分割规划需要讲究2点:
/ J  K/ s4 |% u2 B6 P9 r: ua,每个电源灌铜区域应该成规则形状,避免出现细长、或时大时小的不规则形状。要做到这一点就需要灵活融通:在规划灌铜区域时就不需要死板非得将该电源网络上的所有pad、via,trace框在其内,可以适当的暂时割舍某些位置偏远的pad/via/trace,然后着重拉一条粗线到被丢弃的pad.5 W' b. ?$ u- u/ e8 P) d
b,不同电源网络的灌铜框边缘间距要保持足够大,尤其是大电压电源与小电压电源的灌铜间距必须保持绝对的安全间距。
/ s* G, t8 H& @. H0 M% B6 [4 l! O这里有个参考数据:
5 h. ]: y" A. m* e; J- W当俩电源电压差值ΔV≤12V的电源间:保持间距≥0.5mm(20mils)   q1 E( L" {6 J7 g; k
12V<ΔV<48V电源间:保持间距≥1mm(40mils)
6 }1 `+ l+ Z$ L8 }! FΔV≥48V电源间:保持间距≥2mm(80mils)
+ [# z& X, F/ @        理由是:俩电源电压差越大,其中的大电压自身产生的波纹对其中小电压的冲击越大,所以要拉大他们俩的距离,以免相互干扰。
1 V. b" G0 s# G6 D% f+ Z" d& y* w3 Q) C  e
5,阻抗设计
' N, Y& k  d! P; q' V. N      板子画好了后我们Layout工程师通常需要给板厂一套制板文件。制板文件可以包括很多东西,有CAM文件(Gerber文件),有注明最小线宽线距说明文本,也有阻抗设计说明文件。说到阻抗设计,其实我也不懂。我们平时好像只是对天线或其他敏感信号线做所谓的阻抗控制,其实原则上我们也应该对某些大电流包括瞬态大电流电源线(尤其是交流电源)也应要求板厂做适当的阻抗控制。目的同样是前面所说的减小阻抗削减压降。另外,我们甚至还需要对大电流电源线的镀铜厚度作出要求,一般是要求加厚。前面提到表层1mm宽1oz厚的铜皮能通过的最大电流是1A,当平面上我们没有足够空间过多地加宽走线时我就需要要求板厂在空间上加厚铜皮。
. k( M. U# u- u. w: ]* W/ n7 K以上这些都是属于生产工艺上的东西。谈到镀铜工艺,培训现场有人提到一个问题,肖工当时也为给出具体回答。这里顺便说出来供大家探讨一起一下。这个问题就是,孔壁内径镀铜厚度我们平日好像是从未对此涉及过,我们通常都是默许为板厂的默认镀铜厚,而且这个板厂默认值具体是多少我们也好像尚未得知。所以我们平时对于过孔的载流能力的估算只是囫囵吞枣地将它想象地剖开成矩形,然后换算成同等走线宽来估算。如孔径0.25mm的VIA就等同于0.785mm(0.25mm *π)宽的走线,于是过流量就是0.785A。这种算法其实很粗糙,因为它未确定VIA内壁镀铜厚,所以大家有谁了解VIA镀铜工艺这块还请赐教....
# ?9 b) m' s! _8 S3 m2 u
& c7 N% I- x6 F  a' a2 v
" o) |& ^. ^, g3 F) {! t3 W
" t, `) l" p7 {

点评

支持!: 5.0
支持!: 5
谢谢分享  发表于 2014-1-22 12:28
支持!: 5
  发表于 2013-6-26 15:09

评分

参与人数 2贡献 +40 收起 理由
chensc + 10 很给力!
jimmy + 30 赞一个!

查看全部评分

该用户从未签到

推荐
发表于 2013-8-29 11:19 | 只看该作者
几个问题及建议. k6 w2 z- Q: S
1.请问Jimmy是Intel 的么?记得Intel有两个Jimmy是做Power这块的。2 U  z8 g: t( s) v3 A. J3 p
2.大体了解了下此次培训内容,都是些很基础的东西,不是太深入,对没有接触过的人来说是挺好的内容。所以希望Jimmy版主有更深入的讲解!
- \; Y) b. j6 F# [* Z  ^) |5 i/ m3 b3.用去耦半径解释小电容要靠近芯片大电容可以远一些不太合理,如果计算一下,去耦半径是很大的,即使是小电容。9 M" I; \$ q# I9 Q+ k1 s/ n. U
4.  电源完整性设计不只是保持芯片焊盘上的电压稳定,而是要保持Die内部接收到合适的电压,其实芯片内部也是要做电源完整性的。3 C8 B7 t3 _5 w5 W; ?
5.1Oz铜厚时1mm的线宽能通过的电流能力是个通用的经验值,计算式所用的温升是多少?为何选择这个数值的温升?
, t8 w/ J: [: v/ l* D/ f  ~6.电容并联摆放是要正反交错,以让电感相互抵消,这个抵消怎么解释?个人认为对电容摆放的那个图右侧是合理的,因为Power脚分布电容的量测,而左边的图还是电容右脚都为Power才对!9 S+ A& G. }" w: U" j

该用户从未签到

推荐
 楼主| 发表于 2013-10-8 17:35 | 只看该作者
freezing616 发表于 2013-8-29 11:19
% K5 n4 s# h* J: z6 j5 n几个问题及建议
! Q4 C2 C& q2 X, u6 k7 i: J& q5 n1.请问Jimmy是Intel 的么?记得Intel有两个Jimmy是做Power这块的。6 }3 D4 y: k1 \9 R- j
2.大体了解了下此次培 ...
7 r6 f1 ^: o$ {! B

" W1 C+ |' N" B, v) t- ?
& N/ G& J$ |9 [/ K) M4 m+ z3 u1,不是。
0 d% d, f+ ~& s; V, i2,我主要负责基础和实践型的培训。更深入的理论培训由仿真版块的版主来负责。各司其职。
% m. [" H/ j$ B' s; \" H! c3,可能理论上不是很正确,我对理论并不太擅长和感兴趣。我是这么想的:只要能够帮助PCB设计师了解和解决PCB设计上的运用就OK了。. \4 h" M, x8 Q
4,DIE内部不是PCB设计师能解决的,你觉得对吗?我们只要保证PCB层面的设计不要出现问题就O了。如果搞得太深了,那就直接做仿真工程师了。% t' R) m. Z8 G
5,业界的经验值。理想值10mil,1OZ,温升20可以过1A.为了保险起见,1mm过1A绰绰有余了。/ E& T. l9 ^/ G
6,都OK。不要太纠结于理论。9 p# b* w+ p) d, N6 V+ r1 g5 h

4 h/ c1 z5 ~- O8 ^( @以上的培训只是针对了PCB工程师,用最粗显的方式帮助PCB工程师快速理解PI,全部用工程实践的方式进行。PCB设计是一种折衷的艺术,再好的理论都得根据成本,单板空间而折衷。最后谢谢您的意见。9 F* [$ ]8 m* b, b- R! n

该用户从未签到

2#
发表于 2013-3-30 18:21 | 只看该作者
jimmy 版主 五一能不能有培训啊

点评

五一要回家探亲  发表于 2013-4-1 09:55

该用户从未签到

3#
发表于 2013-3-30 18:37 | 只看该作者
不知道怎么参加啊

点评

跟贴报名。  发表于 2013-4-1 09:56
  • TA的每日心情

    2019-11-20 15:11
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2013-3-30 19:09 | 只看该作者
    本帖最后由 wpc4208211 于 2013-3-31 10:37 编辑 ! l- {8 c1 _; S
    - v/ q/ H0 Y$ L, Z; `3 ^
    占个楼,等会写心得。先去洗澡去了。淋了一身的雨。{:soso_e113:}) k0 Z0 ?. n8 w& f% S& a
    培训心情有感:
    - S' ~3 t8 D0 `6 T. g1 ^第一次参加培训,认识好多人,当然是真人版的,JIMMY,肖工,下沙,毒女,雪花爱上梅花(没想到是个MM),陈总,女未嫁,李秀芳。等等。算了,太多,我也记不过来。(遗憾的是慕小北没来,难道是害羞了吗)不过认识这么多久仰大名的真的很高兴,尤其是大家一起聊天真的很开心。主导者当然是JIMMY老大了,幽默的说话方式,很容易调动气氛。不愧是大师风范。' c! s3 p- t' p2 o6 W" f# D1 Q+ M. x
    不过去的时候是下午,我打听到一个好消息,早去的可以蹭到午饭{:soso_e113:} ,哇哈哈,下次我一定上午就去,哇哈哈。口水ING。好了,话不多说,入正题。
    / f+ _, I/ a. h! h培训心得有感:
    & \5 |  P: u9 S今天的培训是:电源完整性
    : L4 v2 b, ?: z/ l9 ^) \4 j+ Y! U1.概述7 L* B0 S- t( o' @5 g
    电源的来源-----稳压模块------平面--------芯片的PIN脚-------芯片内部2 ^3 Z9 t2 r4 P$ }" g2 W5 O
    依次从左到右,保证电源稳定的供给芯片。( p& q4 K- g0 H$ v% x3 j

    1 ?* S1 H8 U7 ^6 N+ K. D2.目标
    3 `, r8 j( z9 I设计的目标需要引入一个概念:阻抗1 v3 V/ g7 |. H# |' w
    ]误区:注意此阻抗和信号的阻抗匹配是两个概念。别混淆了。
    1 K( s1 ?2 Q* g# a/ h0 @8 q4 u8 r* _电源从直观考虑:; v% G2 I- i, Q
    直流只需要考虑压降。: C9 a  P" C" M7 m8 t
    交流考虑复阻抗(阻,容,感)。
    7 N0 Z* o0 D6 i/ N' P$ X9 {公式:ΔV = ZΔI。(这里的电流由于IC输出一定有波纹,故而一定有变化。)- q, l# J( @! \2 M# P; ~0 Y
    从公式上看,保证电压稳定(一般的电源噪声裕量5%左右,例:3.3v可以接受的波纹为3.15V-3.45V,不同的稳压IC裕量各不相同),那么( X! l# I5 d8 |5 c
    阻抗需要最小
    ( r% @4 R' {  }/ A, c
    & S- u% J6 W1 m: Q5 @3实现
    ) u: E; [: b8 G( [  R要实现上述电源稳定供给到芯片。
    6 x; S6 B; |' D- G7 @一步一步解析:
    & j# l: E5 g( a/ u# I3 m; r电源的来源-----稳压模块
    * X/ _/ E; U; i0 v0 ]( S电源来源,主要的一种就是DC头,这就是为什么平时我们布局都把稳压IC放在DC头附近,这样电源的来源---稳压模块这一段足够近,可以有效避免压降问题。
    7 c- V7 I( B5 N  Z稳压模块------平面
    ) {; ^% p: G9 M- r稳压电源
    ; y, v" t3 }7 Z  n0 e1 d芯片本身的输出并不是恒定的,会有一定的波纹。这是由稳压芯片自身决定的,一旦选好了稳压电源芯片,对这部分噪声我们只能接受,无法控制。0 P9 \6 E: B7 I  d+ q) N( A
    平面
    ( n9 E1 u1 ^  I+ ]2 y! ?! u需要先合理的叠层,电源和地两个平面需要紧邻,间距不要大于10MIL最好小于5MIL,这样具有最好的耦合,相当于一个电容,拥有最小的交流阻抗,俱很好的滤波作用。(好的叠层才能达到目的)2 ]9 C1 Q3 U6 C
    需要注意的是,尽量不要是2个电源层紧邻,如无法避免,叠层间距需要尽量拉大。; f- g7 T- P0 N9 D: c% D
    误区:紧邻的电源和地可以不需要在最中间,靠近外侧也可以,只需要达到间距小,紧邻就可以。这个是JIMMY大师专门指出的。{:soso_e113:}
    ; u. L; u( |* U* V0 q$ f* J5 }数据和模拟的平面需要分开,空间上不能交错(不管是电源平面还是地平面)
    $ d) ~) y$ D5 V说直观一点,数据和模拟,无论在那一层,都是按照一模一样的平面距离分开。(这里涉及到器件也是一样分开,好的布局才能达到这种完全分开的效果)
    , l3 y7 `- u3 h- \6 L2 Y% V6 g. |% K平面分割需要保持规则的形状,避免出现瓶颈。9 h  A0 ^) E1 U+ @$ W- d
    瓶颈的问题即载流能力不过,需要确定的载流能力
    2 b& t% ?' b; @表层---1OZ铜厚,1MM粗过1A电流( A3 d2 u$ [1 ], Q, ~
    内层---1OZ铜厚,1MM粗过0.5A电流即内层为外层的1/2。
    1 W- l8 Q$ x9 p: I& E6 K, E& C# v(貌似肖工专门说了,很多工程师平时看平面都是差不多,凭感觉目测一下。这样很可能导致瓶颈问题出现); ?3 B2 ^# D$ e! |+ O
    过孔的载流能力---0.25MM(10MIL) 过0.8A电流(这里的孔壁厚度是按照常规来的,可能有的需要提供厚度数据,那样的话载流需要另外计算)
    3 m9 E0 ]8 U% q* o电源平面分割间距  s2 D- ]( i* m; y
    12V以下,列如5V 3.3V 1.8V 1.2V 1V等 间距20MIL足够了
    # ?( e& w3 C" w+ \, J12V以上,40MIL/ Z, y8 x  e! I, {  X9 F: R5 i
    48V以上,80MIL
    3 a' g- X9 s; {5 r平面------芯片的PIN脚-------芯片内部& t0 C0 E( @* t) u9 G
    从平面到芯片,这里是电容的天下了。芯片周围很多的去耦电容。
    . z( \$ u& o  W7 i5 @/ x+ b# \; \从小电容到大电容先介绍一下,小电容通常作为去除高频噪声(这里有频率使用范围问题,但是我没详细研究,说不出来,只是知道),大电容滤除低频(也有储能作用)。
    7 a: E. {& ?- Y6 F- u6 L7 e- b电容去耦的一个重要问题是电容的去耦半径,小电容的去耦半径很小,通常是优先最靠近芯片管脚,大电容可以放在外面,他的去耦半径比较大。(当然,能靠近,尽量近,可惜一般BGA下太多的小电容,你不太可能放的下,只能稍微往外放)
    ; ~6 g6 H4 \! l(不同的电容,谐振频率不同,去耦半径也不同,这个是原话)
    ( D/ y' U# n4 t/ a3 `. A5 z* r还有一点要注意,在放置时,最好均匀分布在芯片的四周,对每一个容值等级都要这样。通常芯片在设计的时候就考虑到了电源和地引脚的排列位置,一般都是均匀分布在芯片的四个边上的。因此,电压扰动在芯片的四周都存在,去耦也必须对整个芯片所在区域均匀去耦。
    ( |! C4 Y8 n5 Z" Y& Q3 q最后一条,电容的ESL(等效电感)降低,事实上通常你会看到芯片周围的电容不是一个,而是密密麻麻的一大堆,很多的。这都是为了使用多个相同容值电容以降低ESL。(这中间提到的技巧就是相同容值得电容最好错位打孔,不要相同的一个方向,可以有效的进一步降低ESL). A$ t5 i. S' d2 E2 B* x
    PS:中间加了一段重要信号线跨分割的问题,比如一对差分时钟,跨分割(当然是不可避免的情况)可以采用使用电容跨接2个平面以解决信号回流的问题,中间采用的容值需要找硬件工程师确认。
    % \* C( c# R% S+ E6 J以上。
    & P8 O9 @# w3 C, x4 {* I6 _4 t! `# {( C
    附上:我们发的思考题,你能答多少,就能看出你究竟学到多少。4 Q: Q+ I- M/ j; V& T
    1为什么大电容可以放在距离芯片较远位置,小电容要尽量靠近芯片管脚放置?  s5 s2 |1 ?* ~: t* ~
    2如何估算线宽和过孔的过流能力?
      Q9 s# D9 t* E0 h6 j# D3叠层是否是走线层越多越好,只要保证电源能连通就可以?
    " F1 T! P( g4 a8 s  T1 h5 V" _% m4位了降低电容的等效电感,可以采用多个相同容值电容并联的方式进行滤波?
    # ^! G4 U/ E  X3 N! L5 V, H! f$ \1 T2 g0 q  \

    点评

    支持!: 5.0
    支持!: 5
    给力  发表于 2014-1-22 12:31

    评分

    参与人数 2贡献 +40 收起 理由
    jimmy + 30 赞一个!分享自己的学习心得。
    毒女 + 10 赞一个!

    查看全部评分

    该用户从未签到

    5#
    发表于 2013-3-30 19:21 | 只看该作者
    刚回来,湿身了,收获良多

    该用户从未签到

    6#
    发表于 2013-3-30 19:40 | 只看该作者
    本帖最后由 爱上南国的秋 于 2013-4-4 21:38 编辑 + W' K- p. t* S4 g1 E4 K3 I

    % t. k1 ]- A9 S9 E; j一直到现在才有时间写心得。第一次去,刚开始都不认识路,去的时候要多研究下邮件中的三维图。
    2 X/ N2 ?5 b. V" v$ J# [感觉JIMMY人很nice,技术上很OPEN,性格上也是很随和,问他问题一直都是笑的。肖工很有气质,92年的呀,
    ; a, t$ K' q7 N! E就理论技术那么缄熟,让我这个80后的感觉差距啊。  R; @9 d1 g0 ~
    来之前看了JIMMY传到网上的那三个资料,但培训后感觉还是收获了很多概念上的东西,有的概念光看看不明白,需要有人  e# k% C( z) K8 Z: o- _8 @. m
    讲解下就清楚了。. P# \+ Y$ w% Q
    1.感觉电源的话最好要会用仿真软件,看压降是否超出了铜皮的载流能力,
    ; b- @6 y" G& O( i1 T* r) X: N看芯片在什么时候产生谐振,谐振点是什么,5 x! U! m" o' e' l5 @' k
    看放几个滤波电容,放容值多大的能降低此谐振到正常范围。  t, E, H7 b! I/ l) Q8 I
    2.要降低电源的电压纹波,电压等于电流*阻抗,电流的变化是不可控的,要降低电压纹波唯有通过控制电源的阻抗来控制。
    1 ^' {" e: H5 A' R3.电源的瞬态阻抗要小于芯片的目标阻抗,电源的纹波要小于芯片的纹波要求。. Z! n/ ]! |6 X& D, m: y% H
    4.降低电源阻抗噪声的方法要从三点来考虑:A.电源模块是源头 B.传递途径 C 芯片接收端 。
    # X4 f1 O! A4 L0 y6 W) l  要降低A点的时候将电源靠板边,尤其是开关电源,如12VIN转整板3.3V的电源模块肯定要放板边,将电源模块和
    5 p" M( n( V2 l4 N3 I其他信号线离远点,但如果是非整板供电而是给某个芯片供电的电源则要不要离芯片太远,电源远距离传过来会引入其他的噪声。
    ' Q- T, n  q8 |/ X2 l2 W  要降低B点的时候层叠时间要尽量将电源层有效耦合地,保证电源低阻抗特性和地对电源噪声的耦合吸收,这样可以保证良好的电容滤波,平面分布电容自身就有很好的滤波性能,当工作频率大于500MHZ时,应主要依靠平面图电容滤波。电源离地层间距小于10mil,通常小于5mil.层叠时避免两个相邻的电源层,防止两个电源层噪声互相耦合导致工作电压不稳定。当采用一个电源平面无法实现时,可表面小范围铺电源平面(尽量小范围,不可大面积,会增加电源噪声干扰)。
    9 K9 Q* f$ I6 E4 \* y3 Z3 L3 i  要降低C点主要通过添加滤波电容,不同容值的电容谐振点不同,滤波半径不一样。大电容谐振频率低,滤波半径大," m( g8 S, S, ~0 @0 x, z
    小电容谐振频率高,滤波半径大,所以小电容必须靠近引脚,否则超过滤波半径会失去电容特性。所以放电容时小电容应7 I- `) Q. n, y( F+ g
    尽量靠近芯片,大电容可以比小电容放远点。# `& a/ |4 l* j- `5 r$ g  P5 P
    5.思考题的最后一题我之前答错了,我一直以为用电容滤波应该用不同容值的电容并联来滤波,不同容值电容并联能够在很宽的频率范围滤波,但是不知道也应该采用多个相同容值电容并联,可以降低电容的等效电感。
    # s3 o: D# }3 [8 S# @6 _8 R# ~  收获颇多,谢谢EDA365,谢谢JIMMY,谢谢肖工。

    该用户从未签到

    7#
    发表于 2013-3-30 20:52 | 只看该作者

    溺死在Jimmy培训的菜鸟

    本帖最后由 hi_yjs 于 2013-4-1 12:25 编辑 * w- G; b0 {, @
    ' f" H" U. ]- @: \
    偶自己开了个贴写心得~; n3 [! n4 Y4 |6 K  h- T
    《溺死在Jimmy培训的菜鸟》——信息量太大了~一下子涌过来,直接把偶溺死了~
    " B/ q$ ^3 y* A. f6 [$ y  b
    ( K, v( w1 Z5 Q- h6 F  @$ m! B原本的偶,在浴缸里扑腾几下,没被淹死,就以为自己会游泳了~2 R/ d; p  z7 @/ I% Y
    这次参加Jimmy的培训,一个一个的巨浪打过来,才明白什么叫知识的海洋……* P/ @' W% B2 x& q  B# h0 Q
    这次主讲是92年的肖美女~7 Z9 G% C% H) T6 _$ L& a( i5 n# w# {
    自卑啊~人家美女这么年轻,就已经如此有气场了~0 u5 b2 R1 I+ S9 ]" t9 o
    而且讲得也非常有条理、深刻……. N4 z7 T" J  d
    比较有感觉的就是,不墨守陈规,敢于突破教条,懂得灵活变化……
    " k) ?1 c$ |- g6 ]这也在于“知其所以然”!如果只是知其然,必不敢,也不懂得去灵活的变通。
    5 K# G* s  _' Q只有知其然亦知其所以然,才懂得、敢于去变,去优化~" l: Q# R7 a5 @! Q) f) T
    , {* ~5 z0 c3 e- T3 {
    OK,废话说得有点多了~
    8 B# a$ B6 m4 p+ m下面,偶就跟大家分享一下,偶这次培训的笔记~, Y! H/ r2 r- b
    纯属抛砖引玉~) ~6 A) |4 Y, u! [! k% @: ~
    / a7 Z6 G7 d3 ~0 ~$ a
    一、何谓电源完整性设计
    # g6 a' C% }( _. h% }/ K     电源完整性设计研究的是电源分配网络PND(既从电源的源头-稳压芯片-平面-芯片引脚到芯片内部这么一个网络)。
    5 h4 Y6 i4 g0 K  @  r7 ]5 A
    8 p( `5 L4 k4 d3 s4 Y# w4 J! e二、电源完整性的目标
    + s/ g$ Z% K( j- H9 T     电源完整性设计就是要把噪声控制在允许范围内,保持芯片焊盘上的电压稳定。
    0 M4 p- h7 i9 J  i+ i   
    + S, b: ?9 I1 ?& W1 o% B     如何做到这点呢?这就要求我们知其所以然了——噪声从哪来?通过控制哪些量能控制噪声呢?
    : K1 L3 n/ m8 P8 u( M6 d: Y" h     电源的波动,其实是由芯片内部造成的!
    % m. B* b$ Z7 G9 g7 N( d4 L     芯片内部状态转换过程,电流必定会产生变化,而这个变换就导致了纹波的产生。/ Y* r% M+ c  o; L4 T
         这个电流的变化是不可避免的!那么根据欧姆定律我们要让波动保持在一定范围内,就只有让阻抗尽量低!
    % p. ~# ^6 j! H3 {. b5 h, U' z9 i( f0 r
    * N5 E/ U- N2 w三、电源完整性的实现方法7 p6 i) p2 W- S! a1 y4 L" @
          1、电源模块
    3 m1 h4 i7 E; Z3 Y! y* S+ T. I! {            电源模块一般靠近板边、电源入口摆放。
    1 r- t3 h- s0 n7 P; G0 w            但也不要教条地就认死这一规则。如果某电源模块,只是给单独一芯片而不是整板供电,自然就放在芯片附近即可。  f( R/ @2 P) q, P% X
           2、内层平面: V& v+ h$ D+ s* w+ J7 ?3 s
                 尽量使电源层有紧耦合的参考地平面。这其实本身就相当是一个电容,比外接的电容要强大的多~
    1 d0 T4 m5 |1 E% \) J" z' w             叠层时一般都是对称的,并保证至少有一个电源与地紧挨着。
    7 d" h+ {% L' W             两个压差较大的电源平面不允许在一起。9 `' @  m4 V1 k' v) ^
           3、多种电源的分割) c9 C. v, `! D& L
                 分割后的电源平面要尽量规则。这不是为了美观,而是为了避免出现瓶颈。
    1 _' v& J0 z4 S2 d9 T* x" v             不要将没有联系的平面之间形成交叠,空间上也不允许重叠。
    & E3 t5 [8 M$ @, }             即分割后的相同平面(如模拟或者数字)无论在哪一层的投影都应该是形状相同,位置相同的。# k; `2 J% I/ ?" G
                 1Oz铜厚时1mm的线宽能通过的电流分别为:表层1A,内层0.5A。
    : S( n' F6 g! |) {; L8 Z             VIA则按孔的周长来等效走线宽。如0.25mm的孔,周长为0.25*3.14=0.785mm,可通过的电流为0.785A.
    0 H8 U; v' {$ m        4、供电芯片
    ! `. |* b7 c3 F  \& T1 u3 ]: {              大电容谐振频率低,滤波半径较大,可放在芯片周围;
    ( _7 H) s* J' x$ ~! R              小电容谐振频率高,滤波半径较小,必须靠近芯片引脚摆放。
    8 \$ H# Q( m. ]7 w              为了降低电容的等效电感,可以采用多个相同容值电容并联的方式进行滤波。并且摆放是要正反交错,以让电感相互抵消。
    . ?. l5 [+ Z; Y0 S# G- `" O8 c/ L
    上面我就回顾、总结一下,偶这菜鸟在这知识巨浪里头,偶尔挣扎着吸取到的一些东西。- z, H: I. w& d5 C
    不够完整,甚至可能会有些理解上的偏差,还望各位多多指教~( T& V$ k3 n! i3 @
    下面我想用本次培训的几道思考题作为结尾:
    - [& Y; h  [# D. [6 K! ?; F1、为什么大电容可以放在距离芯片较远的位置,小电容要尽量靠近芯片管脚放置?
    : J) D7 ]2 ^4 }6 n" S/ b/ O2、如何估算线宽和过孔的过流能力?
    ( T& O# @; [+ ~7 q3、叠层是否是走线层越多越好,只要保证电源能连通就可以?: f2 N% y; W+ z8 R, h' ?8 Q
    4、为了降低电容的等效电感,可以采用多个相同容值电容并联的方式进行滤波?

    评分

    参与人数 2贡献 +40 收起 理由
    jimmy + 30 赞一个!支持自我总结。
    wpc4208211 + 10 很给力!读一遍你的心得,有新的体会。

    查看全部评分

    该用户从未签到

    8#
    发表于 2013-3-30 21:39 | 只看该作者
    我很幸运参加了,回来心情很激动:培训活动中,交流的时候才知道我算最简单的一个,双面板的操刀者,在大家的眼里入不了法眼呀,可是我又是最渴望的一个呀,所以我想把我所听到和我同一个级别的分享一下,大神们就别见笑了
    ! g, }5 y0 P. L: Z入正题吧:电源的完整性PCB设计,哇一听这个课题是一个科学性的东西,本人完全没概念呀,.现在有了一个简单的理解CB设计时完美解决供电问题(把电源需求的IC管脚当作一个客人,客人有电压要求正负多少,有电流需求,要多少MA,有纯净性要求,时间性的要求,)也就是说我们的PCB设计最终能够符合这些要求的话,那PCB在电源方面就是算OK的.PCB设计时运用或者考虑那些方面,来达到这个目的呢.三个方面& S' N% r7 T- K% N2 g
    2 z4 k( f. b8 n
    1,电流方面,主要从布线,布电源线重要的是电流载流能力,给的经验:1OZ的铜厚,1MM宽的线过1A倍,内层0.5A/1MM ,布线时要用到过孔,过孔要把周长算出来就是线宽了,如:0.25MM过孔 过流能力是:0.25*3.14=0.785MM 就是0.785*1A/MM=0.785A,加大铜皮和有电源平面应就是很粗很粗的线了4 |; l! g& r( ]' @
    当然更能达到电流过流的能力.这其中有时要注意过流能力的连续性,不能中间有短板出现.就象马路一样,中间有一段窄,会堵车的
    ( w; q& X8 t! U/ k/ p. j; h- a; q, c- C7 I) Y1 w0 l; o
    2,电压问题:IC脚对电压的要求一是,电压在需求值上下某个范围,并且变化的时间有点快.解决这个问题是神奇电容.PCB设计就是如何处理好电容的放置位置.小电容告近IC管脚位置放,电容就好比一个杯子,装水的杯子,IC需救电源,就是要喝水,随时装杯水在他面前,就能达到需求,至于说要多大的容量,这是电子工程师的事
    ) L, @" ~# L7 A4 D3 X1 _. f. v1 J" J5 Z9 B! D; f3 C
    3,纯净性问题,就是去掉外来的一些干扰.其中最神奇的还是电容问题.大电容放在电源的源头处,去掉一些低频干扰.因为电源源头主要是一些供应源的低频干扰,象有DC供电是5V的,来源于220V开关电原转过来的,那就是一个开关频率大概几十KHZ,象大的电容电解电容在这个频段表现的容性最好,就会去掉这些干扰.打个比方,大电容就是个大孔过滤网,低频就是大一点杂质.小电容告近IC管脚放置,因为IC旁边主要是信号转换一些高频,如时钟,有好多MHZ,这是小电容就在这个频段容性比较好.过滤效果比较好.多层板布板叠层的时候如果把一个VCC整板电源和一个地层相邻也就构成了一个很好的滤波电容器.PCB设计中常用来分开各种电源以减少干扰.最常见的模拟电源和数字电源,平面分开要做到立体性分开,电源分开有一个常 用的间距,如12V以下电源分开间距:20MIL 12V以上80V以下40MIL 80V以上 80MIL 220V以上应按安规要求.
    ( u% {$ i4 ?* m$ M2 j+ ]! K
    2 [8 N  H- ^8 A2 u. ^5 x* Y还有好多什么叠层呀.我是搞不懂了,以上就是我的所得了.感谢老师
    9 ~8 j- u: i4 I( f/ [$ T' R- m要想达到老师说的CB设计师通过布局布线,平面,仿真跟电子工程师说那个地方电容可以删,那个地方电容需要加那个水平.对我来说任重而道远.' Y6 ?% w8 A2 j2 U
    再一次在各位面前献丑了:培训中间还插了一下常用的过孔: BGA一般用16/8 主要考虑出线和安全间距,其也常用20/10MIL 24/12MIL

    评分

    参与人数 2贡献 +35 收起 理由
    jimmy + 25 赞一个!
    wpc4208211 + 10 读你的心得有新体会,就是你的排版看着。。.

    查看全部评分

    该用户从未签到

    9#
    发表于 2013-3-30 22:02 | 只看该作者
    Jimmy 公司的90后工程师都有这么高水平,压力好大

    点评

    只要努力,你也可以的。  发表于 2013-4-1 09:58

    该用户从未签到

    10#
    发表于 2013-3-31 00:03 来自手机 | 只看该作者
    细细的读完,谢谢了!

    该用户从未签到

    11#
    发表于 2013-3-31 00:27 | 只看该作者
    本帖最后由 chensc 于 2013-4-1 18:36 编辑
    0 E/ J9 U  A5 ^1 E" X
    1 S" i6 U6 V  z' Y/ C7 }感觉这次培训比上次收获更多. Z+ |( K# Z0 Y6 C
    心得还得好好想想{:soso_e113:} % d, G5 H- o, @5 l* g
    好像大家的心得基本上都涵盖了培训内容。我来说些多余的{:soso_e113:}
    : x" A) }: M7 q4 Z1 \! K& {% X此次培训可以说是上次培训的一个复习,比上次说得更加详细。; p2 Z0 P5 f/ _. m/ v# Q
    PCB的电源完整性,其实就是想办法给电源使用端(IC)提供满足要求的电源。- D, S$ M; g) U: A/ m7 k
    从欧姆定律(U=IR)看,对于一块已经打好的PCB板子来说,唯一不变的量是R,PCB使用过程中,会有很多原因可以引起I的变化,从而导致U的变化,而要把ΔU控制在可以接受的范围内,我们能做的就是在设计之初把R做到最小,这就是为什么电源线线宽要尽量大的原因。8 j! l0 H6 A* B4 e) O
    简单地说:源头扼杀——传输路径(多层板的平面、单面或双面板的走线)处理——使用端处理3 `# }/ |- q. ]9 m. ~" {" L" n, k
    电容的正确的使用基本上都能搞定这些。
    2 Q  B9 i4 ?* ^% d  {9 W9 ~
    ! ^9 ?: |; G; ^# J9 @大家的心得好像都没提到模拟区域跟数字区域不能重叠的问题* l8 r) Z- C) J. h) X4 d8 L7 ]. o

    ; ^" M) |# _: `6 `我有一个问题,希望得到大家解惑:
    # N% N1 A" _, z0 y% V; W! u关于跨分割的问题,多层板是跨分割平面,那对到双层板来说,如果一条信号线下面过两条不同电压的电源线是不是也是一样的影响。
    % N) x9 ^& r6 \
    & J) f  J1 D5 N* X/ W: I4 V/ ~5 l! @/ |1 ^- h% |

    点评

    你自己收获到了什么呢?和大家一起分享一下。  发表于 2013-4-1 09:58

    该用户从未签到

    12#
    发表于 2013-3-31 01:33 | 只看该作者
    没去参加吉米的培训实在是太遗憾了!不知道下次的PI,SI培训何时才有呢?期待中。EDA365真是高手如云啊。92年的美女就给人家培训于博士主讲的内容,可谓英雄出少年啊。2 s9 ^$ Z3 A( \0 D, Q
    一万年太久,只争朝夕。

    点评

    嘿嘿...错过这个村就没这个店了.只能等明年了  发表于 2013-4-1 09:59

    该用户从未签到

    13#
    发表于 2013-3-31 10:42 | 只看该作者
    这次报名没有赶上,下次得加油了。。

    该用户从未签到

    14#
    发表于 2013-3-31 12:19 | 只看该作者
    PI此次培训心得归为以下七点:
    0 T" T, u" X( P  j1 s$ H9 Q6 c什么是电源完整性,主要研究就是电源分配网络PDW 。
    , _3 m% [4 N1 I1。叠层设计要好,推荐叠层中GND与POWER层要挨着,形成很好的平面电容,叠层要避免两电源层一个GND层。最好叠层成对称方法。然后,GND层要靠近元件多的那一面。重要信号不要夸切割,非要切割非常处理
    % h) t. M" \* b  D( W2.铺电源平面,表面其实也可以铺铜改变以往的旧理论电源灌铜只能在电源层:电源铺铜间距参考WPC 说法
    8 y. X  E% H- V) z; f3.避免两个电源层在一起。电源层分割要有规则,别山路18弯,不可出现哑玲切割。
    ( l6 t; y$ r  O7 @4.电源平面防止共震。需要仿真软件,但为了时间和人力,布局时不要很密,还有多放滤波电容可以避免
    & B' t& h' `, t! c5 Y( M6 u/ i5.注意模拟地(AGND)与数字GND的分割,这个布局很重要哦,如果布局不重要,切割很乱。要保证每层都要在统一,我的做法就是拷贝复制再改变层属性再分配网络,保证不夸割。: f, K2 z3 B+ h3 q2 @# x5 A: m
    6.外层1OZ能过1A。内层0.5A。过孔承载电流公式:PAI*过孔D。
    . r! S1 A5 U8 i4 C( q7.滤波电容的摆放:大电容和小电容这个我就不罗嗦,为了降低电容等效电感,可以采用多个相同容值电容并连进行滤波

    评分

    参与人数 2贡献 +30 收起 理由
    jimmy + 20 赞一个!
    wpc4208211 + 10 灰常简练,不愧是高手的心得!赞!

    查看全部评分

  • TA的每日心情
    开心
    2021-8-13 15:19
  • 签到天数: 1 天

    [LV.1]初来乍到

    15#
    发表于 2013-3-31 12:46 | 只看该作者
    都被写完啦  那我就说一点  印象最深的 ,就是重要的线 在没办法的情况下一定要跨分割的时候,要加跨接电容   这个电容值是要跟硬件工程师讨论的 不是随便的数值就可以

    评分

    参与人数 1贡献 +5 收起 理由
    jimmy + 5 赞一个!

    查看全部评分

    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-29 13:42 , Processed in 0.234375 second(s), 40 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表